射频直接带通采样软件无线电接收机的研究
1 前言 | 第1-11页 |
·背景 | 第6页 |
·国内外研究现状和发展趋势 | 第6-9页 |
·论文研究的目的及意义 | 第9页 |
·论文的主要工作及安排 | 第9-11页 |
2 系统结构 | 第11-25页 |
·数字接收机系统设计要求 | 第11页 |
·系统工作原理 | 第11-25页 |
·原理图 | 第11-12页 |
·接收机系统软件流程图 | 第12-13页 |
·射频直接带通采样 | 第13-15页 |
·带通信号采样 | 第13页 |
·射频直接带通采样 | 第13-15页 |
·多速率处理 | 第15-18页 |
·整数倍抽取 | 第15-16页 |
·整数倍内插 | 第16页 |
·取样率的分数倍变换 | 第16页 |
·多相滤波结构 | 第16-18页 |
·高效数字滤波 | 第18-22页 |
·数字滤波器设计的理论基础 | 第18-19页 |
·半带滤波器 | 第19-20页 |
·积分梳状滤波器 | 第20-22页 |
·正交变换原理 | 第22-25页 |
·窄带信号的正交分解与模拟域实现 | 第22页 |
·数字混频正交变换 | 第22-23页 |
·基于多相滤波的数字正交变换 | 第23-25页 |
3 软件接收机及硬件实现 | 第25-42页 |
·软件无线电中的A/D技术 | 第25-28页 |
·ADC的设计 | 第25-28页 |
·ADC采样方式 | 第25页 |
·ADC的动态范围的确定 | 第25-26页 |
·ADC输入带宽的确定 | 第26页 |
·ADC采样频率的确定和设计 | 第26-28页 |
·模拟预处理的设计 | 第28-31页 |
·软件无线电的前端电路 | 第28-31页 |
·抗混叠带通滤波 | 第29-30页 |
·低噪声高增益放大 | 第30-31页 |
·FPGA的设计 | 第31-42页 |
·数字下变频(DDC)的原理 | 第31-35页 |
·数字下变频器设计的典型结构 | 第32-33页 |
·DDC的结构框图 | 第33页 |
·DDC的最优数字信道的设计 | 第33-35页 |
·信号解调通用模型 | 第35-37页 |
·同步技术 | 第37-42页 |
·载波同步 | 第37-40页 |
数字COSTAS环 | 第37页 |
针对2PSK信号 | 第37-38页 |
针对QPSK信号 | 第38-40页 |
·位同步(时钟提取) | 第40-41页 |
·帧同步 | 第41-42页 |
4 系统仿真 | 第42-67页 |
·对FM信号仿真 | 第42-55页 |
·信号源 | 第43页 |
·FM数字下变频 | 第43-44页 |
·FM解调算法 | 第44-46页 |
CORDIC算法 | 第45页 |
鉴频 | 第45-46页 |
·FM FPGA的实现 | 第46-55页 |
·对QPSK信号仿真 | 第55-67页 |
·信号源 | 第56-57页 |
·QPSK解调算法 | 第57页 |
·QPSK FPGA的实现 | 第57-67页 |
5 结束语 | 第67-68页 |
参考文献 | 第68-70页 |
科研成果 | 第70-71页 |
致谢 | 第71-72页 |
独创性申明 | 第72-73页 |
学位论文版权使用授权书 | 第73页 |