基于0.35um混合信号CMOS工艺的12位、100ksps SAR ADC的设计与实现
摘要 | 第1-10页 |
ABSTRACT | 第10-11页 |
第一章 绪论 | 第11-15页 |
·国内外ADC发展现状 | 第11-13页 |
·课题的研究意义 | 第13-14页 |
·课题的研究内容及组织结构 | 第14-15页 |
第二章 常见ADC结构及性能参数 | 第15-29页 |
·比较SAR ADC与其它结构ADC | 第15-19页 |
·逐次逼近寄存器型ADC(SAR ADC) | 第15-16页 |
·流水线ADC(Pipelined ADC) | 第16-17页 |
·闪速ADC(Flash ADC) | 第17-18页 |
·∑-△ADC(Sigma-Delta ADC) | 第18-19页 |
·ADC主要性能指标 | 第19-24页 |
·静态性能参数 | 第20-21页 |
·动态性能参数 | 第21-24页 |
·SAR ADC实现方式 | 第24-25页 |
·比较器的失调 | 第25-29页 |
·输入失调存储技术(IOS) | 第26-27页 |
·输出失调存储技术(OOS) | 第27-29页 |
第三章 SAR ADC系统结构设计 | 第29-32页 |
·性能要求 | 第29-30页 |
·采样时间 | 第29-30页 |
·基准电压温度系数 | 第30页 |
·系统结构设计 | 第30-32页 |
第四章 关键电路的设计 | 第32-55页 |
·带隙基准源的设计 | 第32-39页 |
·典型的带隙基准源基本原理 | 第32-34页 |
·本文的带隙基准源电路设计 | 第34-36页 |
·带隙基准电路仿真 | 第36-39页 |
·DAC相关的嵌位分压运放 | 第39-41页 |
·分压运放的原理 | 第39-40页 |
·分压运放的仿真 | 第40-41页 |
·比较器的设计 | 第41-46页 |
·采样精度问题 | 第41-42页 |
·比较器结构及时序 | 第42-44页 |
·比较器仿真 | 第44-46页 |
·可变增益结构 | 第46-51页 |
·可调电容整列 | 第46-48页 |
·增益表达式的推导 | 第48-50页 |
·不同增益的实现 | 第50-51页 |
·时序控制电路的设计 | 第51-55页 |
·时序控制要点 | 第51-52页 |
·数字部分整体仿真结果及分析 | 第52-55页 |
第五章 版图实现及版图模拟 | 第55-70页 |
·版图设计 | 第55-58页 |
·ADC版图中电容和电阻串的设计 | 第55-57页 |
·ADC整体版图实现 | 第57-58页 |
·版图模拟结果 | 第58-70页 |
·TT情况下转换结果 | 第59-63页 |
·SS情况下转换结果 | 第63-64页 |
·FF情况下转换结果 | 第64-66页 |
·动态参数仿真 | 第66页 |
·仿真结果分析 | 第66-67页 |
·ADC总体电气特性 | 第67-70页 |
第六章 结束语 | 第70-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-75页 |
作者在学期间取得的学术成果 | 第75页 |