EDGE调制解调的ASIC设计与实现
摘要 | 第1-11页 |
ABSTRACT | 第11-12页 |
第一章 绪论 | 第12-24页 |
·课题研究背景 | 第12-13页 |
·EDGE概述 | 第13-16页 |
·EDGE技术特点 | 第13-15页 |
·EDGE相关协议 | 第15-16页 |
·基带芯片与基带调制解调 | 第16-19页 |
·基带芯片架构分析 | 第16-18页 |
·基带调制解调在基带芯片中的位置 | 第18-19页 |
·相关研究 | 第19-23页 |
·未来通信技术发展趋势 | 第19-20页 |
·解调通路中的同步和模式识别算法 | 第20-21页 |
·解调通路中的信道估计和均衡算法 | 第21-23页 |
·本文主要工作及论文组织结构 | 第23-24页 |
第二章 基带调制解调设计方案 | 第24-36页 |
·基带调制解调设计需求分析 | 第24-25页 |
·系统建模与仿真 | 第25-27页 |
·基带调制解调设计划分 | 第27-35页 |
·存储管理单元 | 第29-31页 |
·公共运算单元 | 第31-34页 |
·突发处理单元 | 第34-35页 |
·本章小结 | 第35-36页 |
第三章 调制通路设计与实现 | 第36-43页 |
·GMSK调制 | 第36-39页 |
·GMSK调制原理 | 第36-37页 |
·GMSK调制硬件实现 | 第37-39页 |
·8PSK调制 | 第39-42页 |
·8PSK调制原理 | 第39-41页 |
·8PSK调制硬件实现 | 第41-42页 |
·本章小结 | 第42-43页 |
第四章 解调通路设计与实现 | 第43-67页 |
·FB监测 | 第43-48页 |
·FB监测原理 | 第43-44页 |
·FB监测硬件实现 | 第44-48页 |
·模式识别 | 第48-52页 |
·模式识别原理 | 第48-49页 |
·SB定位硬件实现 | 第49-51页 |
·NB/DB识别硬件实现 | 第51-52页 |
·匹配滤波 | 第52-54页 |
·匹配滤波原理 | 第52-53页 |
·匹配滤波硬件实现 | 第53-54页 |
·GMSK解调 | 第54-62页 |
·GMSK解调原理 | 第54-57页 |
·GMSK解调硬件实现 | 第57-62页 |
·8PSK解调 | 第62-66页 |
·8PSK解调原理 | 第62-64页 |
·8PSK解调硬件实现 | 第64-66页 |
·本章小结 | 第66-67页 |
第五章 验证与综合 | 第67-74页 |
·验证 | 第67-73页 |
·测试指标 | 第67-68页 |
·功能仿真 | 第68-70页 |
·FPGA验证 | 第70-73页 |
·综合 | 第73页 |
·本章小结 | 第73-74页 |
第六章 结束语 | 第74-75页 |
·工作总结 | 第74页 |
·未来工作展望 | 第74-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-79页 |
作者在学期间取得的学术成果 | 第79页 |