电力线通信系统中脉冲噪声信道的性能分析
摘要 | 第3-4页 |
Abstract | 第4页 |
1 绪论 | 第7-16页 |
1.1 论文的背景及意义 | 第7-9页 |
1.2 国内外研究现状 | 第9-14页 |
1.2.1 PLC信道模型 | 第10-12页 |
1.2.2 PLC信道噪声 | 第12-13页 |
1.2.3 PLC信道容量 | 第13-14页 |
1.3 本文所作的工作及章节安排 | 第14-16页 |
2 PLC信道建模与仿真 | 第16-34页 |
2.1 PLC网络体系结构 | 第16-17页 |
2.2 PLC信道特性分析与建模 | 第17-20页 |
2.2.1 多径效应 | 第17-18页 |
2.2.2 衰减特性 | 第18-20页 |
2.2.3 信道建模 | 第20页 |
2.3 电力线信道噪声模型 | 第20-22页 |
2.4 基于FPGA的电力线信道仿真 | 第22-28页 |
2.4.1 基于FPGA的电力线信道设计 | 第23-26页 |
2.4.2 基于FPGA的PLC噪声设计 | 第26-28页 |
2.5 数值仿真与结果分析 | 第28-33页 |
2.5.1 仿真参数的选择 | 第28-30页 |
2.5.2 仿真与结果分析 | 第30-33页 |
2.6 本章小结 | 第33-34页 |
3 无记忆PLC系统建模与性能分析 | 第34-48页 |
3.1 无记忆PLC信道与系统模型 | 第34-37页 |
3.1.1 无记忆PLC信道模型 | 第34-35页 |
3.1.2 无记忆PLC系统模型 | 第35-37页 |
3.2 无记忆PLC系统性能分析 | 第37-43页 |
3.2.1 传输速率的上下界 | 第37-39页 |
3.2.2 接收信噪比的统计特性 | 第39-40页 |
3.2.3 传输速率分析 | 第40-41页 |
3.2.4 中断概率分析 | 第41页 |
3.2.5 平均信道容量分析 | 第41-43页 |
3.3 数值仿真与结果分析 | 第43-47页 |
3.3.1 仿真参数的选择 | 第43页 |
3.3.2 仿真与结果分析 | 第43-47页 |
3.4 本章小结 | 第47-48页 |
4 记忆PLC信道建模与性能分析 | 第48-60页 |
4.1 记忆PLC信道模型 | 第48-51页 |
4.2 条件信道状态分布 | 第51-53页 |
4.3 记忆PLC信道性能分析 | 第53-56页 |
4.3.1 传输速率分析 | 第53-55页 |
4.3.2 中断概率分析 | 第55页 |
4.3.3 遍历容量分析 | 第55-56页 |
4.4 数值仿真与结果分析 | 第56-59页 |
4.5 本章小结 | 第59-60页 |
5 总结与展望 | 第60-62页 |
5.1 总结 | 第60页 |
5.2 展望 | 第60-62页 |
致谢 | 第62-63页 |
参考文献 | 第63-69页 |
附录 | 第69页 |