基于FPGA的高速DDS关键技术研究
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-14页 |
1.1 课题研究背景及意义 | 第10-11页 |
1.2 国内外技术研究现状与发展 | 第11-13页 |
1.3 本文结构安排 | 第13-14页 |
第二章 DDS基本原理和杂散分析 | 第14-31页 |
2.1 DDS基本原理 | 第14-15页 |
2.2 DDS结构 | 第15-17页 |
2.2.1 相位累加器 | 第15-16页 |
2.2.2 相幅转换器 | 第16-17页 |
2.2.3 数模转换器DAC | 第17页 |
2.2.4 低通滤波器LPF | 第17页 |
2.3 DDS杂散分析 | 第17-28页 |
2.3.1 相位截断误差 | 第19-22页 |
2.3.2 幅度量化误差 | 第22-23页 |
2.3.3 相位截断误差和幅度量化误差的仿真分析 | 第23-26页 |
2.3.4 DAC非理想引起的误差 | 第26-27页 |
2.3.5 杂散抑制方法 | 第27-28页 |
2.4 相位抖动技术 | 第28-30页 |
2.5 本章小结 | 第30-31页 |
第三章 高速相位累加器的研究 | 第31-40页 |
3.1 流水线加法器 | 第31-34页 |
3.2 超前进位加法器(CLA) | 第34-35页 |
3.3 并行结构加法器 | 第35-39页 |
3.4 本章小结 | 第39-40页 |
第四章 相幅转换器的研究 | 第40-61页 |
4.1 角度分解 | 第40-42页 |
4.1.1 角度分解的常见算法 | 第40-41页 |
4.1.2 设计与仿真 | 第41-42页 |
4.2 角度旋转 | 第42-47页 |
4.2.1 CORDIC基本原理 | 第42-45页 |
4.2.2 流水线CORDIC实现DDS | 第45-47页 |
4.3 多项式近似 | 第47-53页 |
4.3.1 泰勒级数线性插值算法 | 第47-51页 |
4.3.2 泰勒级数实现DDS设计与仿真 | 第51-53页 |
4.4 ROM+CORDIC算法 | 第53-57页 |
4.4.1 角度旋转算法 | 第53-54页 |
4.4.2 细调部分二进制重新编码 | 第54-55页 |
4.4.3 粗调部分 | 第55-56页 |
4.4.4 设计与仿真 | 第56-57页 |
4.5 调制技术 | 第57-60页 |
4.5.1 调频及其功能仿真 | 第57-58页 |
4.5.2 调幅及其功能仿真 | 第58-59页 |
4.5.3 调相及其功能仿真 | 第59-60页 |
4.6 本章小结 | 第60-61页 |
第五章 DDS实现宽带雷达信号 | 第61-77页 |
5.1 线性调频信号的基本理论 | 第61-65页 |
5.1.1 雷达信号表示方法 | 第61-63页 |
5.1.2 线性调频信号 | 第63-65页 |
5.2 DDS实现线性调频信号的设计 | 第65-69页 |
5.2.1 基于DDS的LFM信号产生 | 第66-68页 |
5.2.2 系统框架 | 第68-69页 |
5.3 硬件芯片选择 | 第69-71页 |
5.3.1 FPGA芯片的选择 | 第69页 |
5.3.2 DAC芯片的选择 | 第69-71页 |
5.3.3 带通滤波器的设计 | 第71页 |
5.4 硬件调试与结果分析 | 第71-76页 |
5.4.1 FPGA部分 | 第73页 |
5.4.2 SPI配置 | 第73-75页 |
5.4.3 调试结果 | 第75-76页 |
5.5 本章小结 | 第76-77页 |
第六章 总结与展望 | 第77-78页 |
致谢 | 第78-79页 |
参考文献 | 第79-81页 |
攻硕期间的研究成果 | 第81-82页 |