首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

高速逐次逼近型模数转换器研究与设计

摘要第4-5页
ABSTRACT第5页
第1章 绪论第8-12页
    1.1 研究背景第8-9页
    1.2 国内外研究现状第9-10页
    1.3 设计指标和论文内容组织结构第10-12页
第2章 ADC概述第12-26页
    2.1 ADC工作原理第12-14页
        2.1.1 采样保持第12-13页
        2.1.2 幅度量化第13-14页
        2.1.3 数据编码第14页
    2.2 ADC性能参数第14-19页
        2.2.1 基本特性参数第15页
        2.2.2 静态性能参数第15-17页
        2.2.3 动态性能参数第17-19页
    2.3 常见ADC结构及特点第19-24页
        2.3.1 全闪速模数转换器(Flash ADC)第19-20页
        2.3.2 流水线模数转换器(Pipelined ADC)第20-21页
        2.3.3 折叠插值模数转换器(F&I ADC)第21-22页
        2.3.4 逐次逼近型模数转换器(SAR ADC)第22页
        2.3.5 Σ-△模数转换器(Σ-△ADC)第22-23页
        2.3.6 常见结构ADC性能比较第23-24页
    2.4 小结第24-26页
第3章 SAR ADC系统设计第26-38页
    3.1 SAR ADC的工作原理第26-27页
    3.2 SAR ADC的三种典型结构第27-33页
        3.2.1 电阻型SAR ADC第27-28页
        3.2.2 电流源型SAR ADC第28页
        3.2.3 电容型SAR ADC第28-33页
    3.3 分段电容结构SAR ADC第33-36页
    3.4 小结第36-38页
第4章 SAR ADC电路研究与设计第38-58页
    4.1 系统框图第38-40页
    4.2 采样开关第40-44页
        4.2.1 简单采样开关第40-42页
        4.2.2 其他采样开关第42页
        4.2.3 栅压自举开关电路第42-44页
    4.3 DAC电路第44-48页
        4.3.1 单位电容值的选取第44-46页
        4.3.2 开关导通电阻R_(on)第46-48页
    4.4 比较器第48-52页
        4.4.1 比较器的设计第48-49页
        4.4.2 比较器的失调第49-51页
        4.4.3 比较器的噪声第51-52页
    4.5 SAR控制逻辑单元第52-56页
        4.5.1 D触发器设计第52-53页
        4.5.2 锁存器设计第53-54页
        4.5.3 SAR控制逻辑时序第54-56页
    4.6 电路仿真第56-57页
    4.7 小结第57-58页
第5章 版图设计与后仿真第58-72页
    5.1 版图设计考虑第58-62页
        5.1.1 版图基础第58页
        5.1.2 匹配与数模混合版图设计第58-60页
        5.1.3 天线效应与闩锁效应第60-62页
    5.2 单元模块版图设计第62-67页
        5.2.1 采样开关第62-63页
        5.2.2 DAC电路第63-65页
        5.2.3 比较器第65-66页
        5.2.4 SAR控制逻辑单元第66-67页
    5.3 系统电路版图第67-68页
    5.4 版图仿真第68-71页
    5.5 小结第71-72页
第6章 总结与展望第72-74页
    6.1 总结第72-73页
    6.2 展望第73-74页
参考文献第74-80页
致谢第80-82页
硕士阶段发表论文及科研成果第82页

论文共82页,点击 下载论文
上一篇:高中历史教科书实现“三维目标”的差异性研究--以人教、岳麓版“中国传统文化主流思想的演变”专题为例
下一篇:郑鹤声《中学历史教学法》研究