摘要 | 第1-5页 |
Abstract | 第5-9页 |
第1章 绪论 | 第9-13页 |
·课题背景及问题提出 | 第9-10页 |
·国内外研究现状 | 第10-11页 |
·国外研究现状 | 第10-11页 |
·国内研究现状 | 第11页 |
·研究目标及主要内容 | 第11-12页 |
·本文结构及章节安排 | 第12-13页 |
第2章 UHF RFID 空中接口协议标准 | 第13-25页 |
·UHF RFID 协议概述 | 第13页 |
·I SO/IEC 18000-6C 协议简介 | 第13-24页 |
·标签指令概述 | 第14-16页 |
·物理层概述 | 第16-17页 |
·通信链路的物理定义 | 第17-24页 |
·本章小结 | 第24-25页 |
第3章 RFID 系统仿真 | 第25-36页 |
·RFID 系统原理 | 第25页 |
·系统参数分析 | 第25-28页 |
·上下行链路频率 | 第25页 |
·读卡器最大处理时延分析 | 第25-26页 |
·无线空间传播时延分析 | 第26页 |
·同步模块耗时分析 | 第26-28页 |
·关键算法设置 | 第28-31页 |
·CRC 校验算法 | 第28页 |
·PIE 编码算法 | 第28-29页 |
·调制算法 | 第29页 |
·FM0 编码算法 | 第29-30页 |
·同步算法 | 第30页 |
·样值检测算法 | 第30-31页 |
·链路仿真结果 | 第31-35页 |
·下行链路误帧率 | 第31-32页 |
·上行链路误帧率 | 第32页 |
·长、短前导同步性能仿真 | 第32-33页 |
·下采样倍数性能仿真 | 第33-34页 |
·单、双路接收性能仿真 | 第34-35页 |
·本章小结 | 第35-36页 |
第4章 硬件方案及其软件实现 | 第36-56页 |
·硬件框架 | 第36-43页 |
·DMA 过程 | 第37-38页 |
·FPGA 逻辑控制模块 | 第38-41页 |
·射频前端模块的设计 | 第41-43页 |
·软件实现方案 | 第43-55页 |
·驱动程序的设计 | 第43-44页 |
·XP 系统加载 PCIe 设备驱动过程 | 第44-45页 |
·PCIe 驱动程序的 DA/AD 流程 | 第45-48页 |
·应用程序和驱动程序之间事件通知方式的通信 | 第48-49页 |
·基带信号处理功能实现 | 第49-51页 |
·驱动程序自定义设计 | 第51-53页 |
·应用程序设计 | 第53-55页 |
·本章小结 | 第55-56页 |
第5章 基于虚拟无线电实现 RFID 读写器的方案 | 第56-68页 |
·协议一致性测试概述 | 第56页 |
·驱动态通路验证测试 | 第56-59页 |
·收发 902 MHZ 频率配置及验证 | 第56-58页 |
·基于硬件平台的收发通路验证 | 第58-59页 |
·RFID 协议一致性测试 | 第59-67页 |
·驱动层下行链路验证测试 | 第60-62页 |
·驱动层上行链路验证测试 | 第62-63页 |
·第一次交互测试 | 第63-65页 |
·第二次交互测试 | 第65-67页 |
·本章小结 | 第67-68页 |
第6章 总结 | 第68-70页 |
·本文内容总结 | 第68-69页 |
·存在的问题和改进 | 第69-70页 |
参考文献 | 第70-72页 |
攻读硕士学位期间发表的论文情况 | 第72-73页 |
致谢 | 第73-74页 |