摘要 | 第1-5页 |
Abstract | 第5-7页 |
目录 | 第7-9页 |
第1章 绪论 | 第9-15页 |
·课题研究背景和意义 | 第9-10页 |
·数字通信与信道编码 | 第10-12页 |
·LDPC码的发展现状 | 第12-13页 |
·LDPC码的硬件实现发展现状 | 第13-14页 |
·研究内容以及论文结构 | 第14-15页 |
第2章 LDPC码基础及几种系统的LDPC码 | 第15-23页 |
·线性分组码的基本概念 | 第15-16页 |
·LDPC码基础 | 第16-18页 |
·LDPC码的矩阵表示及行重、列重 | 第16-17页 |
·LDPC码的Tanner图表示方法 | 第17-18页 |
·经典的构造LDPC码的方法 | 第18页 |
·几种通信系统的LDPC码 | 第18-22页 |
·802.16e系统的LDPC码 | 第19-20页 |
·DVB-T2系统的LDPC码 | 第20页 |
·CMMB系统的LDPC码 | 第20-21页 |
·NGB-W系统的LDPC码 | 第21-22页 |
·本章小结 | 第22-23页 |
第3章 LDPC码的译码算法 | 第23-32页 |
·Gallager译码算法 | 第23-26页 |
·硬判决译码算法 | 第23-25页 |
·软判决译码算法 | 第25-26页 |
·对数域的BP算法 | 第26-29页 |
·最小和译码算法 | 第29-31页 |
·标准的最小和算法 | 第30-31页 |
·改进的最小和译码算法 | 第31页 |
·NGB-W系统中LDPC码译码算法 | 第31页 |
·本章小结 | 第31-32页 |
第4章 LDPC码译码器的定点方案 | 第32-43页 |
·LDPC译码器定点方法 | 第32-33页 |
·通常的做法 | 第33-34页 |
·NGB-W系统LDPC码译码器定点化方案 | 第34-42页 |
·功率归一化参数η的确定 | 第35-37页 |
·位宽的确定 | 第37-38页 |
·归一化因子Beta及终止判决条件的确定 | 第38-42页 |
·本章小结 | 第42-43页 |
第5章 NGB-W系统LDPC码译码器的硬件设计方案 | 第43-49页 |
·LDPC码译码器顶层结构 | 第43-44页 |
·内部处理单元的设计 | 第44-46页 |
·校验节点处理单元(CNU) | 第44-45页 |
·变量节点处理单元(VNU) | 第45-46页 |
·内部存储单元的设计 | 第46-48页 |
·输入信息缓存单元 | 第46-47页 |
·输出信息缓存单元 | 第47页 |
·中间信息存储单元 | 第47-48页 |
·本章小结 | 第48-49页 |
第6章 NGB-W系统LDPC译码器的仿真实现 | 第49-69页 |
·LDPC码译码器状态机 | 第49-52页 |
·LDPC译码器状态机各部分的仿真实现 | 第52-67页 |
·LDPC码译码器控制模块 | 第52-54页 |
·LDPC码译码器初始态 | 第54-56页 |
·LDPC码译码器CNU态 | 第56-63页 |
·LDPC码译码器VNU态 | 第63-65页 |
·LDPC码译码器输出态 | 第65-67页 |
·译码器的吞吐率计算 | 第67页 |
·LDPC码译码器的测试方案 | 第67-68页 |
·本章小结 | 第68-69页 |
第7章 总结与展望 | 第69-71页 |
·总结 | 第69页 |
·展望 | 第69-71页 |
参考文献 | 第71-74页 |
攻读硕士期间发表的论文 | 第74-75页 |
致谢 | 第75-76页 |