基于自主标准的超高频电子标签芯片数字基带的设计与实现
摘要 | 第1-10页 |
ABSTRACT | 第10-11页 |
第一章 绪论 | 第11-17页 |
·研究背景 | 第11-13页 |
·研究现状 | 第13-15页 |
·标准的发展 | 第13-14页 |
·电子标签芯片设计发展现状 | 第14-15页 |
·研究内容 | 第15页 |
·论文组织结构 | 第15-17页 |
第二章 800/900MHz 空中接口协议分析 | 第17-32页 |
·空中接口协议概述 | 第17页 |
·编码方式 | 第17-26页 |
·前向链路编码方式 | 第17-23页 |
·反向链路编码方式 | 第23-26页 |
·标签存储区结构 | 第26-28页 |
·防碰撞机制 | 第28-30页 |
·标签状态机 | 第30-31页 |
·小结 | 第31-32页 |
第三章 电子标签芯片数字基带设计 | 第32-47页 |
·电子标签芯片架构 | 第32页 |
·数字基带模块划分与时钟分布 | 第32-35页 |
·模块划分 | 第32-34页 |
·时钟分布 | 第34-35页 |
·数字基带的RTL 级设计 | 第35-43页 |
·初始化模块设计 | 第35-36页 |
·解码模块设计 | 第36页 |
·命令解析模块设计 | 第36-37页 |
·主状态机模块设计 | 第37-38页 |
·输出控制模块设计 | 第38页 |
·分频模块设计 | 第38-39页 |
·MTP 控制模块设计 | 第39-40页 |
·随机数产生模块设计 | 第40-41页 |
·功耗管理模块设计 | 第41-43页 |
·原型验证 | 第43-46页 |
·原型验证硬件平台 | 第43-44页 |
·基于FPGA 原型验证结果 | 第44-46页 |
·小结 | 第46-47页 |
第四章 逻辑综合与物理设计 | 第47-67页 |
·逻辑综合 | 第47-56页 |
·综合流程 | 第47-49页 |
·时钟参数配置 | 第49-52页 |
·实验仿真与分析 | 第52-54页 |
·综合后验证 | 第54-56页 |
·物理设计 | 第56-63页 |
·建立设计 | 第56-57页 |
·布图规划 | 第57-59页 |
·布局 | 第59-60页 |
·时钟树综合 | 第60页 |
·布线 | 第60-61页 |
·可制造性设计 | 第61-62页 |
·物理设计后验证 | 第62-63页 |
·电子标签芯片测试 | 第63-66页 |
·测试方案 | 第63-65页 |
·测试结果 | 第65-66页 |
·小结 | 第66-67页 |
结束语 | 第67-69页 |
致谢 | 第69-70页 |
参考文献 | 第70-73页 |
作者在学期间取得的学术成果 | 第73页 |