首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--频率合成技术、频率合成器论文--直接法论文

LXI 1GSPS AWG数字电路设计

摘要第1-6页
ABSTRACT第6-8页
目录第8-12页
第一章 绪论第12-18页
   ·研究背景第12-14页
   ·国内外研究现状及发展态势第14-15页
   ·本论文任务第15-16页
   ·本文章节安排第16-18页
第二章 方案设计第18-31页
   ·数字电路总体方案第18-25页
     ·DDS 波形合成方案第19-23页
     ·LXI 接口电路方案第23-24页
     ·触发功能模块方案第24-25页
   ·DDS 子模块方案第25-30页
     ·高速波形查找表方案第25-28页
     ·高速数模转换模块方案第28-29页
     ·时钟电路方案选择第29-30页
   ·本章小结第30-31页
第三章 硬件系统设计第31-46页
   ·硬件电路总体结构第31-32页
   ·时钟电路设计第32-35页
     ·DAC 内核时钟设计第32-34页
     ·波形查找表时钟设计第34-35页
   ·FPGA 外围电路实现第35-36页
   ·高速波形查找表电路设计第36-38页
     ·ZBT SRAM 基本原理与时序分析第37页
     ·ZBT SRAM 电路设计第37-38页
   ·高速数模转换模块设计第38-40页
     ·AD9739 工作方式第39页
     ·AD9739 时钟设计第39-40页
   ·外部调制输入第40-41页
   ·触发功能硬件实现第41-43页
     ·LXI 触发功能第41-42页
     ·外部触发实现第42-43页
   ·其它模块设计第43-45页
   ·本章小结第45-46页
第四章 FPGA 逻辑电路设计第46-67页
   ·CPU 接口模块设计第47-48页
   ·高速累加器模块设计第48-52页
   ·波形查找表电路设计第52-56页
     ·ZBT SRAM 控制电路设计第52-54页
     ·低速波形查找表设计第54-56页
   ·并串转换模块设计第56-58页
     ·输入时钟锁相环第56-57页
     ·并串转换模块设置第57页
     ·数据同步时钟的产生第57-58页
   ·调制波形实现第58-65页
     ·AM、FM 调制信号实现第58-59页
     ·AM 实现过程第59-60页
     ·FM 实现过程第60-63页
     ·FSK 与PSK 实现第63-65页
   ·触发功能逻辑实现第65-66页
   ·本章小结第66-67页
第五章 调试方法及测试验证第67-72页
   ·调试方法与验证第67-69页
     ·电源电路调试第67-68页
     ·时钟电路调试第68页
     ·相位累加器模块调试第68页
     ·ZBT SRAM 电路调试第68-69页
     ·高速数模转换器调试第69页
     ·LXI 触发功能调试第69页
   ·测试方法与验证第69-71页
     ·频率分辨率测试第69-70页
     ·输出波形测试第70页
     ·输出最高频率测试第70-71页
   ·本章小结第71-72页
第六章 总结与展望第72-73页
致谢第73-74页
参考文献第74-76页
攻硕期间取得的研究成果第76-77页
附录第77-79页

论文共79页,点击 下载论文
上一篇:基于并行存储的任意波形合成模块设计
下一篇:基于FPGA的数字IC时间参数测试技术研究