LXI 1GSPS AWG数字电路设计
摘要 | 第1-6页 |
ABSTRACT | 第6-8页 |
目录 | 第8-12页 |
第一章 绪论 | 第12-18页 |
·研究背景 | 第12-14页 |
·国内外研究现状及发展态势 | 第14-15页 |
·本论文任务 | 第15-16页 |
·本文章节安排 | 第16-18页 |
第二章 方案设计 | 第18-31页 |
·数字电路总体方案 | 第18-25页 |
·DDS 波形合成方案 | 第19-23页 |
·LXI 接口电路方案 | 第23-24页 |
·触发功能模块方案 | 第24-25页 |
·DDS 子模块方案 | 第25-30页 |
·高速波形查找表方案 | 第25-28页 |
·高速数模转换模块方案 | 第28-29页 |
·时钟电路方案选择 | 第29-30页 |
·本章小结 | 第30-31页 |
第三章 硬件系统设计 | 第31-46页 |
·硬件电路总体结构 | 第31-32页 |
·时钟电路设计 | 第32-35页 |
·DAC 内核时钟设计 | 第32-34页 |
·波形查找表时钟设计 | 第34-35页 |
·FPGA 外围电路实现 | 第35-36页 |
·高速波形查找表电路设计 | 第36-38页 |
·ZBT SRAM 基本原理与时序分析 | 第37页 |
·ZBT SRAM 电路设计 | 第37-38页 |
·高速数模转换模块设计 | 第38-40页 |
·AD9739 工作方式 | 第39页 |
·AD9739 时钟设计 | 第39-40页 |
·外部调制输入 | 第40-41页 |
·触发功能硬件实现 | 第41-43页 |
·LXI 触发功能 | 第41-42页 |
·外部触发实现 | 第42-43页 |
·其它模块设计 | 第43-45页 |
·本章小结 | 第45-46页 |
第四章 FPGA 逻辑电路设计 | 第46-67页 |
·CPU 接口模块设计 | 第47-48页 |
·高速累加器模块设计 | 第48-52页 |
·波形查找表电路设计 | 第52-56页 |
·ZBT SRAM 控制电路设计 | 第52-54页 |
·低速波形查找表设计 | 第54-56页 |
·并串转换模块设计 | 第56-58页 |
·输入时钟锁相环 | 第56-57页 |
·并串转换模块设置 | 第57页 |
·数据同步时钟的产生 | 第57-58页 |
·调制波形实现 | 第58-65页 |
·AM、FM 调制信号实现 | 第58-59页 |
·AM 实现过程 | 第59-60页 |
·FM 实现过程 | 第60-63页 |
·FSK 与PSK 实现 | 第63-65页 |
·触发功能逻辑实现 | 第65-66页 |
·本章小结 | 第66-67页 |
第五章 调试方法及测试验证 | 第67-72页 |
·调试方法与验证 | 第67-69页 |
·电源电路调试 | 第67-68页 |
·时钟电路调试 | 第68页 |
·相位累加器模块调试 | 第68页 |
·ZBT SRAM 电路调试 | 第68-69页 |
·高速数模转换器调试 | 第69页 |
·LXI 触发功能调试 | 第69页 |
·测试方法与验证 | 第69-71页 |
·频率分辨率测试 | 第69-70页 |
·输出波形测试 | 第70页 |
·输出最高频率测试 | 第70-71页 |
·本章小结 | 第71-72页 |
第六章 总结与展望 | 第72-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-76页 |
攻硕期间取得的研究成果 | 第76-77页 |
附录 | 第77-79页 |