| 致谢 | 第1-6页 |
| 中文摘要 | 第6-7页 |
| ABSTRACT | 第7-10页 |
| 1 引言 | 第10-14页 |
| ·Verilog HDL与FPGA的背景及其优越性 | 第10页 |
| ·CAN与USB两种总线的特点与优势 | 第10-12页 |
| ·现场总线CAN | 第10-11页 |
| ·通用串行总线USB | 第11-12页 |
| ·本课题的研究意义 | 第12-13页 |
| ·本课题的主要研究内容 | 第13页 |
| ·论文结构安排 | 第13-14页 |
| 2 CAN总线与USB总线的协议分析 | 第14-39页 |
| ·CAN总线简介 | 第14-25页 |
| ·CAN总线基本概念 | 第14-17页 |
| ·报文传输 | 第17-24页 |
| ·报文滤波 | 第24页 |
| ·报文校验 | 第24-25页 |
| ·错误检测 | 第25页 |
| ·USB总线简介 | 第25-38页 |
| ·USB主机 | 第26-27页 |
| ·USB设备架构 | 第27-29页 |
| ·USB的事务处理 | 第29-35页 |
| ·USB总线的传输事务 | 第35-38页 |
| ·本章小结 | 第38-39页 |
| 3 协议转换系统的设计 | 第39-49页 |
| ·整体结构 | 第39-41页 |
| ·CAN_USB协议转换系统方案设计 | 第39-40页 |
| ·FPGA的硬件设计 | 第40-41页 |
| ·基于FPGA对CAN控制器的模拟与设计 | 第41-44页 |
| ·CAN控制器SJA1000的结构特点 | 第41-42页 |
| ·CAN控制器接口状态机的设计 | 第42-44页 |
| ·基于FPGA的USB控制器的设计与实现 | 第44-46页 |
| ·USB2.0控制器FX2的结构特点 | 第44-45页 |
| ·USB接口状态机的设计 | 第45-46页 |
| ·空满判别模块的设计 | 第46-48页 |
| ·异步FIFO存储器的结构 | 第46-47页 |
| ·空/满标志的产生和读写控制 | 第47-48页 |
| ·本章小结 | 第48-49页 |
| 4 仿真 | 第49-60页 |
| ·各底层模块的接口仿真 | 第49-55页 |
| ·CAN接口的Verilog HDL编程实现与仿真 | 第49-51页 |
| ·USB接口的Verilog HDL编程实现与仿真 | 第51-54页 |
| ·空/满判别模块的Verilog HDL实现 | 第54-55页 |
| ·系统综合仿真与验证 | 第55-59页 |
| ·从CAN到USB的数据传输仿真与验证 | 第55-57页 |
| ·从USB到CAN的数据传输仿真与验证 | 第57-59页 |
| ·本章小结 | 第59-60页 |
| 5 结论 | 第60-61页 |
| 参考文献 | 第61-63页 |
| 作者简历 | 第63-65页 |
| 学位论文数据集 | 第65页 |