第一章 概述 | 第1-15页 |
1.1 课题的提出和意义 | 第9-11页 |
1.2 系统软硬件实现简介 | 第11-12页 |
1.3 本系统的优点 | 第12-13页 |
1.4 作者的工作 | 第13页 |
1.5 本文组织 | 第13-15页 |
第二章 图象采集 | 第15-27页 |
2.1 图像采集芯片SAA7111概述 | 第15-18页 |
2.1.1 SAA7111的主要特点 | 第16-17页 |
2.1.2 SAA7111的结构原理 | 第17-18页 |
2.2 SAA7111的I~2C总线结构和初始化设置 | 第18-22页 |
2.2.1 I~2C总线规范 | 第19-21页 |
2.2.2 SAA7111初始化设置的实现 | 第21-22页 |
2.3 帧存储器的设计 | 第22-27页 |
第三章 基于DSP的JPEG编码实现 | 第27-43页 |
3.1 JPEG概述 | 第27-29页 |
3.1.1 包彩模型 | 第27-28页 |
3.1.2 静态图像压缩标准(JPEG) | 第28页 |
3.1.3 基于DCT的编码 | 第28-29页 |
3.2 快速离散余弦变换 | 第29-34页 |
3.2.1 离散余弦变换(DCT) | 第29-31页 |
3.2.2 行列分离式二维快速DCT | 第31-34页 |
3.3 量化 | 第34-35页 |
3.4 熵编码 | 第35-38页 |
3.4.1 由行程编码到零长编码 | 第35-36页 |
3.4.2 熵编码的格式 | 第36-38页 |
3.5 JPEG编码在DSP上的编程实现 | 第38-43页 |
3.5.1 在VC++6.0环境下用标准C语言实现JPEG的编码程序 | 第38-39页 |
3.5.2 JPEG编码程序在CCS环境下的移植和优化 | 第39-43页 |
第四章 JPEG在Tms320vc5402上实现的硬件电路设计 | 第43-59页 |
4.1 Tms320vc5402芯片主要特点 | 第43页 |
4.2 TMS320VC5402的存储器结构 | 第43-49页 |
4.2.1 CPU和外设存储器映射 | 第44-45页 |
4.2.2 存储器映象图 | 第45-46页 |
4.2.3 CCS编译器对存储器的访问 | 第46-47页 |
4.2.4 存储器扩展方式 | 第47-48页 |
4.2.5 Tms320vc5402对外部存储器读写时序 | 第48-49页 |
4.3 存储器接口的硬件电路设计 | 第49-53页 |
4.3.1 片外SRAM硬什接口电路 | 第49-50页 |
4.3.2 片外SRAM硬件接口电路实现 | 第50-53页 |
4.4 Flash Memory与DSP的连接和程序的加载 | 第53-57页 |
4.4.1 TMS320VC5402硬什系统初始化 | 第54页 |
4.4.2 DSP独立系统的实现 | 第54-57页 |
4.5 TMS320VC5402板的其他外围硬件电路设计 | 第57-59页 |
第五章 DSP与PC间的图像数据有线传输 | 第59-71页 |
5.1 增强型并行接口简介 | 第59-63页 |
5.1.1 EPP接口时序 | 第60-62页 |
5.1.2 EPP端口寄存器 | 第62-63页 |
5.2 Tms320vc5402的HPI接口 | 第63-66页 |
5.2.1 HPI接口组成部分 | 第63-64页 |
5.2.2 HPI接口信号的名称和功能 | 第64-66页 |
5.2.3 HPI—8控制寄存器及其功能 | 第66页 |
5.3 PC与DSP的HPI接口设计基本原理 | 第66-68页 |
5.4 PC机EPP并口与DSP数据传输软件实现 | 第68-71页 |
第六章 图像数据的无线传输 | 第71-78页 |
6.1 无线收发模块NRF401简介 | 第71-72页 |
6.2 DSP串口通信 | 第72-76页 |
6.2.1 异步通信芯片TL16C550功能简介 | 第73-75页 |
6.2.2 Tms320vc5402异步串行通信的硬件电路 | 第75-76页 |
6.3 串行数据信号的无线传输 | 第76-78页 |
总结和改进 | 第78-82页 |