基于DSP的机载视频记录仪设计
绪论 | 第1-6页 |
第一章 整体方案设计 | 第6-11页 |
1.1 VEM模块技术参数 | 第6页 |
1.2 VEM模块硬件方案设计 | 第6-8页 |
1.3 VEM模块软件方案设计 | 第8-11页 |
第二章 VEM模块硬件实现 | 第11-20页 |
2.1 视频数据采集子模块硬件实现 | 第11-12页 |
2.2 DSP子模块硬件实现 | 第12-13页 |
2.3 视频帧缓冲区子模块硬件实现 | 第13-14页 |
2.4 接口控制子模块硬件实现 | 第14-18页 |
2.4.1 数字视频YUV分量分离和拼装 | 第15-16页 |
2.4.2 总线切换控制 | 第16-17页 |
2.4.3 I~2C总线控制 | 第17-18页 |
2.5 输出缓冲子模块硬件实现 | 第18页 |
2.6 辅助子模块硬件实现 | 第18-20页 |
2.6.1 电源模块 | 第18页 |
2.6.2 复位模块 | 第18页 |
2.6.3 芯片模式设置模块 | 第18-19页 |
2.6.4 中断控制模块 | 第19-20页 |
第三章 压缩编码软件设计 | 第20-41页 |
3.1 压缩编码软件整体流程 | 第20-21页 |
3.2 压缩编码软件算法设计 | 第21-41页 |
3.2.1 帧内压缩算法设计 | 第21-33页 |
3.2.2 帧间压缩算法设计 | 第33-41页 |
第四章 编码软件代码优化 | 第41-52页 |
第五章 PC机平台解码软件设计 | 第52-54页 |
第六章 结论及改进设想 | 第54-57页 |
6.1 系统设计结果 | 第54-56页 |
6.2 改进设想 | 第56-57页 |
致谢 | 第57-58页 |
在学期间的研究成果 | 第58-59页 |
参考文献 | 第59页 |