摘要 | 第1-4页 |
Abstract | 第4-7页 |
1 绪论 | 第7-13页 |
·背景及意义 | 第7-8页 |
·并网变换器概述 | 第7-8页 |
·并网变换器锁相同步电路的应用背景 | 第8页 |
·并网变换器的锁相技术研究现状 | 第8-12页 |
·本文主要研究内容及结构安排 | 第12-13页 |
2 锁相环的基本工作原理 | 第13-21页 |
·基本概念及相位关系的描述 | 第13-14页 |
·锁相环路的工作状态 | 第14-15页 |
·锁相环路的基本组成 | 第15-19页 |
·鉴相器 | 第15-16页 |
·环路滤波器 | 第16-17页 |
·压控振荡器 | 第17-18页 |
·频率合成 | 第18-19页 |
·锁相环路相位模型 | 第19-20页 |
·本章小结 | 第20-21页 |
3 并网变换器同步锁相环的工作原理及参数设计 | 第21-38页 |
·并网变换器同步锁相环的工作原理 | 第21-27页 |
·并网变换器同步锁相环的鉴相算法 | 第21-23页 |
·信号延迟对消技术 | 第23-25页 |
·数字压控振荡器(DCO) | 第25-26页 |
·锁相倍频即同步等间隔采样 | 第26-27页 |
·并网变换器同步锁相环的环路模型 | 第27-32页 |
·环路模型 | 第27-30页 |
·稳定性分析 | 第30-31页 |
·稳态相位误差 | 第31-32页 |
·并网变换器同步锁相环的参数设计 | 第32-37页 |
·参数设计 | 第32-33页 |
·考虑采样保持的传递函数及参数设计 | 第33-37页 |
·本章小结 | 第37-38页 |
4 仿真模型的建立和仿真分析 | 第38-47页 |
·仿真模型的建立 | 第38页 |
·仿真分析 | 第38-46页 |
·电网电压幅值、相位和频率发生变化 | 第38-40页 |
·电压畸变 | 第40-44页 |
·中心频率和相位角发生变化 | 第44-46页 |
·本章小结 | 第46-47页 |
5 基于TMS320LF2407的PLL系统设计和结果分析 | 第47-57页 |
·TMS320LF2407核心处理器 | 第47-49页 |
·ADC模块的功能 | 第47-48页 |
·通用定时器 | 第48-49页 |
·实验系统硬件设计 | 第49-51页 |
·信号采集与调理电路 | 第49页 |
·数字压控振荡器和分频器的实现 | 第49-50页 |
·硬件线路 | 第50-51页 |
·软件设计 | 第51-54页 |
·软件开发的工作环境 | 第51页 |
·程序流程图 | 第51-54页 |
·实验波形与结果分析 | 第54-56页 |
·本章小结 | 第56-57页 |
6 结论与展望 | 第57-58页 |
·结论 | 第57页 |
·展望 | 第57-58页 |
致谢 | 第58-59页 |
参考文献 | 第59-60页 |