首页--工业技术论文--电工技术论文--变压器、变流器及电抗器论文--变流器论文

通用并网变换器同步锁相环的研究

摘要第1-4页
Abstract第4-7页
1 绪论第7-13页
   ·背景及意义第7-8页
     ·并网变换器概述第7-8页
     ·并网变换器锁相同步电路的应用背景第8页
   ·并网变换器的锁相技术研究现状第8-12页
   ·本文主要研究内容及结构安排第12-13页
2 锁相环的基本工作原理第13-21页
   ·基本概念及相位关系的描述第13-14页
   ·锁相环路的工作状态第14-15页
   ·锁相环路的基本组成第15-19页
     ·鉴相器第15-16页
     ·环路滤波器第16-17页
     ·压控振荡器第17-18页
     ·频率合成第18-19页
   ·锁相环路相位模型第19-20页
   ·本章小结第20-21页
3 并网变换器同步锁相环的工作原理及参数设计第21-38页
   ·并网变换器同步锁相环的工作原理第21-27页
     ·并网变换器同步锁相环的鉴相算法第21-23页
     ·信号延迟对消技术第23-25页
     ·数字压控振荡器(DCO)第25-26页
     ·锁相倍频即同步等间隔采样第26-27页
   ·并网变换器同步锁相环的环路模型第27-32页
     ·环路模型第27-30页
     ·稳定性分析第30-31页
     ·稳态相位误差第31-32页
   ·并网变换器同步锁相环的参数设计第32-37页
     ·参数设计第32-33页
     ·考虑采样保持的传递函数及参数设计第33-37页
   ·本章小结第37-38页
4 仿真模型的建立和仿真分析第38-47页
   ·仿真模型的建立第38页
   ·仿真分析第38-46页
     ·电网电压幅值、相位和频率发生变化第38-40页
     ·电压畸变第40-44页
     ·中心频率和相位角发生变化第44-46页
   ·本章小结第46-47页
5 基于TMS320LF2407的PLL系统设计和结果分析第47-57页
   ·TMS320LF2407核心处理器第47-49页
     ·ADC模块的功能第47-48页
     ·通用定时器第48-49页
   ·实验系统硬件设计第49-51页
     ·信号采集与调理电路第49页
     ·数字压控振荡器和分频器的实现第49-50页
     ·硬件线路第50-51页
   ·软件设计第51-54页
     ·软件开发的工作环境第51页
     ·程序流程图第51-54页
   ·实验波形与结果分析第54-56页
   ·本章小结第56-57页
6 结论与展望第57-58页
   ·结论第57页
   ·展望第57-58页
致谢第58-59页
参考文献第59-60页

论文共60页,点击 下载论文
上一篇:YBa2Cu3O7-δ薄膜的微细图形化及其临界电流密度的测试
下一篇:电力系统综合负荷建模方法的研究