摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第10-13页 |
1.1 本文研究背景和意义 | 第10页 |
1.2 国内外发展现状 | 第10-12页 |
1.3 本文主要设计任务和论文结构 | 第12-13页 |
第二章 总体方案设计 | 第13-24页 |
2.1 基于WINDOWS的MSO数据处理系统方案研究 | 第13-17页 |
2.1.1 PCI、PCI-X、PCIExpress总线标准对比 | 第13-15页 |
2.1.2 桥接模块方案 | 第15-16页 |
2.1.3 波形数据缓存模块 | 第16-17页 |
2.2 波形数据处理 | 第17-20页 |
2.2.1 基于状态检测的数字触发原理 | 第17-20页 |
2.2.2 波形数据三维映射及成像 | 第20页 |
2.3 逻辑分析模块与MSO总体方案 | 第20-23页 |
2.4 本章小结 | 第23-24页 |
第三章 处理系统硬件设计 | 第24-51页 |
3.1 FPGA与工控机互连硬件设计 | 第24-29页 |
3.1.1 PEX8311与工控机的接口硬件设计 | 第24-25页 |
3.1.2 PEX8311与FPGA的接口硬件设计 | 第25-26页 |
3.1.3 PEX8311对数据传输与系统控制的配置 | 第26-28页 |
3.1.4 本地总线的FPGA控制逻辑 | 第28-29页 |
3.2 波形数据的无缝缓存模块设计 | 第29-36页 |
3.2.1 无缝缓存模块系统结构 | 第30-31页 |
3.2.2 无缝缓存模块逻辑控制 | 第31-32页 |
3.2.3 DDR2的控制逻辑 | 第32-36页 |
3.3 基于状态检测的数字触发 | 第36-41页 |
3.3.1 数字触发及其存在的问题 | 第36-37页 |
3.3.2 基于状态检测的数字触发 | 第37-41页 |
3.4 波形的三维映射数据处理 | 第41-49页 |
3.4.1 波形三维映射 | 第41-44页 |
3.4.2 三维图像成像模块 | 第44-49页 |
3.5 本章小结 | 第49-51页 |
第四章 逻辑分析模块硬件设计 | 第51-66页 |
4.1 逻辑分析模块数据采集通道电路设计 | 第51-57页 |
4.1.1 逻辑分析模块探头设计 | 第51-55页 |
4.1.2 输入信号数字化处理 | 第55-57页 |
4.2 逻辑分析模块数据采集 | 第57-60页 |
4.2.1 逻辑分析模块数据接收 | 第57-59页 |
4.2.2 时基控制 | 第59-60页 |
4.3 逻辑分析模块触发控制设计 | 第60-65页 |
4.4 本章小结 | 第65-66页 |
第五章 功能测试与验证 | 第66-73页 |
5.1 本地系统与工控机的数据传输 | 第66-69页 |
5.2 数据处理功能验证 | 第69-71页 |
5.2.1 基于状态检测的数字触发功能验证 | 第69页 |
5.2.2 波形三维数据成像功能验证 | 第69-71页 |
5.3 逻辑分析模块功能验证 | 第71-73页 |
第六章 结论与展望 | 第73-75页 |
6.1 结论 | 第73页 |
6.2 展望 | 第73-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-78页 |
攻硕期间取得的研究成果 | 第78页 |