首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

含宏模块生成和处理的FPGA数字序列匹配逻辑单元映射算法的研究

摘要第1-6页
Abstract第6-7页
第1章 引言第7-15页
   ·FPGA硬件结构介绍第7-11页
     ·FPGA结构、发展与应用第7-11页
     ·目前主流FPGA厂商第11页
   ·FPGA配套的软件系统第11-13页
     ·FPGA软件系统的作用及各模块的划分第11-13页
     ·评估系统及其意义和作用第13页
   ·研究方向简介第13页
   ·论文组织第13-15页
第2章 国内外研究现状第15-28页
   ·国内外映射算法的分类和发展第15-19页
   ·FPGA逻辑单元映射算法的定义及其代表性算法第19-22页
     ·学术界经典的算法第20-21页
     ·现今学术界的逻辑单元映射算法第21-22页
   ·基于匹配的FPGA通用映射算法研究的历史第22-27页
     ·第一代算法研究第22-25页
     ·第二代算法研究第25-26页
     ·第三代算法研究第26-27页
   ·本文目标第27页
   ·本章小结第27-28页
第3章 数字序列映射算法的建模第28-37页
   ·FPGA逻辑单元结构分析第28-34页
     ·FPGA实现布尔逻辑的元件第28-29页
     ·各种Slice内部结构分析第29-33页
     ·提取共同点第33-34页
   ·算法可行性分析第34-35页
     ·算法的应用面第34页
     ·算法复杂度预估第34-35页
   ·算法目标第35-36页
     ·算法目标的分析第35页
     ·扩展分析性分析第35-36页
   ·本章小结第36-37页
第4章 数字序列映射算法的应用与描述第37-58页
   ·功能电路集第37-43页
     ·功能电路集的定义第37-38页
     ·功能电路集的生成算法FCGen第38-40页
     ·功能电路集的数字描述第40-42页
     ·数字序列描述方法对多种逻辑元件的处理能力第42-43页
   ·用户输入电路第43-54页
     ·用户电路的定义第43-44页
     ·综合后用户电路的平面化过程及相应的Translate模块第44-48页
     ·用户电路的数字序列描述第48-51页
     ·用户电路的划分所带来的运算速度和资源利用率的优化第51-54页
   ·紧凑度第54页
   ·数字序列映射算法NSM的算法框图和伪代码第54-56页
   ·本章小结第56-58页
第5章 数字序列映射算法的推广第58-69页
   ·多逻辑模块并用的宏第58-61页
     ·宏的定义和应用第58-60页
     ·宏的分类第60-61页
     ·本项目自行生成和处理宏的能力第61页
   ·FLOORPLAN与POSTMAP第61-63页
     ·FloorPlan介绍第62-63页
     ·PostMap中的FlexPack介绍第63页
   ·数字映射算法的推广第63-68页
     ·为完成FlexPack需要进行的算法改动第64-68页
     ·FlexPack的意义第68页
   ·本章小结第68-69页
第6章 实验结果和分析第69-82页
   ·算法复杂度分析第69页
   ·输入输出文件的格式第69-74页
     ·输入文件格式第69-71页
     ·库文件格式第71-72页
     ·输出文件格式第72-74页
   ·NSM的测试结果第74-79页
   ·FLEXPACK的测试结果第79-80页
   ·实验结果总结第80-82页
第7章 总结与展望第82-84页
   ·工作总结第82页
   ·工作中的创新点第82-83页
   ·展望未来第83-84页
参考文献第84-90页
攻读学位期间的科研成果第90-91页
致谢第91-92页

论文共92页,点击 下载论文
上一篇:新型ZnO基透明导电氧化物薄膜的研究
下一篇:FPGA后端算法研究