| 摘要 | 第1-3页 |
| Abstract | 第3-6页 |
| 1. 引言 | 第6-12页 |
| ·FPGA简介 | 第6-8页 |
| ·FPGA设计CAD流程概述 | 第8-10页 |
| ·工作重点 | 第10-11页 |
| ·论文组织 | 第11-12页 |
| 2. FPGA装箱算法 | 第12-30页 |
| ·装箱问题描述 | 第12页 |
| ·装箱算法研究现状 | 第12-16页 |
| ·基于布通率的装箱算法VPack | 第12-14页 |
| ·改进的基于布通率的装箱算法iRAC | 第14-16页 |
| ·当前装箱算法面临的难点 | 第16-18页 |
| ·基于CSP图匹配的装箱算法CSPack | 第18-28页 |
| ·CSPack算法流程综述 | 第18-20页 |
| ·CSP图匹配算法 | 第20-21页 |
| ·电路与有向简单图之间的转化 | 第21-22页 |
| ·装箱算法中的CSP图匹配问题 | 第22-27页 |
| ·用于电路改写的指令系统 | 第27-28页 |
| ·CLB配置及指令描述文件说明 | 第28页 |
| ·实验结果与分析 | 第28-29页 |
| ·装箱算法总结及展望 | 第29-30页 |
| 3. FPGA布局算法 | 第30-42页 |
| ·布局问题描述 | 第30页 |
| ·布局算法研究现状 | 第30-34页 |
| ·基于模拟退火的布局算法VPR | 第31-32页 |
| ·基于划分的布局算法PPFF | 第32-34页 |
| ·当前布局算法面临的难点 | 第34-35页 |
| ·基于CSP问题的布局算法 | 第35-40页 |
| ·CSP布局中的时序分析和延时估算 | 第35-37页 |
| ·与布局问题等价的CSP问题建模 | 第37-38页 |
| ·CSP布局算法 | 第38-40页 |
| ·布局算法总结与展望 | 第40-42页 |
| 4. FPGA布线算法 | 第42-57页 |
| ·布线问题描述 | 第42-43页 |
| ·布线算法研究现状 | 第43-44页 |
| ·布线算法分类及Global-Detailed分离布线算法 | 第43页 |
| ·Global-Detailed联合布线算法 | 第43-44页 |
| ·当前布线算法面临的难点 | 第44-45页 |
| ·基于紧凑图的布线算法CPRoute | 第45-54页 |
| ·紧凑图的定义 | 第46-47页 |
| ·生成紧凑布线资源图 | 第47-52页 |
| ·紧凑图上的布线算法CPRoute | 第52-54页 |
| ·实验结果与分析 | 第54-56页 |
| ·布线算法总结和展望 | 第56-57页 |
| 5. 总结与展望 | 第57-58页 |
| 参考文献 | 第58-60页 |
| 致谢 | 第60-61页 |