致谢 | 第6-7页 |
摘要 | 第7-9页 |
Abstract | 第9-11页 |
符号及术语 | 第16-23页 |
1 绪论 | 第23-49页 |
1.1 引言 | 第23-24页 |
1.2 电能质量问题及其治理 | 第24-29页 |
1.2.1 电能质量问题发展历程、相关定义及标准 | 第24-26页 |
1.2.2 配电网电能质量问题 | 第26-27页 |
1.2.3 电能质量治理及FACTS、DFACTS技术兴起 | 第27-29页 |
1.3 DSTATCOM运行特点、主电路拓扑及国内外研究现状 | 第29-37页 |
1.3.1 DSTATCOM运行特点 | 第29-30页 |
1.3.2 DSTATCOM主电路拓扑 | 第30-36页 |
1.3.3 国内外应用及研究现状 | 第36-37页 |
1.4 链式结构DSTATCOM关键技术 | 第37-47页 |
1.4.1 同步及锁相技术 | 第37页 |
1.4.2 指令电流检测技术 | 第37-38页 |
1.4.3 电流控制技术 | 第38-41页 |
1.4.4 直流侧电压控制策略 | 第41-42页 |
1.4.5 PWM调制技术 | 第42-45页 |
1.4.6 PCC点电压稳定及不平衡工况下的控制策略 | 第45-46页 |
1.4.7 模块化链节设计 | 第46-47页 |
1.5 本文选题意义和研究内容 | 第47-49页 |
2 链式DSTATCOM工作原理、建模及指令电流检测 | 第49-73页 |
2.1 引言 | 第49页 |
2.2 链式DSTATCOM主电路拓扑及基本工作原理 | 第49-57页 |
2.2.1 三相星型链式DSTATCOM主电路拓扑结构 | 第49-50页 |
2.2.2 链式DSTATCOM调制方法 | 第50-53页 |
2.2.3 DSTATCOM补偿原理 | 第53-55页 |
2.2.4 定点变频同步锁相原理 | 第55-57页 |
2.3 链式DSTATCOM数学模型 | 第57-65页 |
2.3.1 单个链节开关周期平均模型 | 第57-59页 |
2.3.2 单相换流链开关周期平均模型 | 第59-61页 |
2.3.3 abc静止坐标系下输入输出特性数学模型 | 第61-62页 |
2.3.4 dq旋转坐标系下的数学模型 | 第62-63页 |
2.3.5 三相不平衡条件下的各序等效模型 | 第63-65页 |
2.4 指令电流检测技术 | 第65-72页 |
2.4.1 功率因数补偿模式下指令电流检测 | 第66-71页 |
2.4.2 不平衡补偿模式下指令电流检测 | 第71-72页 |
2.5 本章小结 | 第72-73页 |
3 链式DSTATCOM补偿电流控制技术 | 第73-107页 |
3.1 引言 | 第73-74页 |
3.2 dq坐标系下的状态解耦及电压前馈控制策略 | 第74-75页 |
3.3 功率因数补偿模式控制方法 | 第75-100页 |
3.3.1 PI控制器设计 | 第76-83页 |
3.3.2 基于嵌入式重复控制的复合控制器设计 | 第83-100页 |
3.4 PCC点电压控制方法 | 第100-103页 |
3.4.1 PCC点电压控制原理及方法 | 第100-102页 |
3.4.2 仿真验证 | 第102-103页 |
3.5 不平衡补偿模式控制方法 | 第103-105页 |
3.5.1 分序控制策略 | 第103-104页 |
3.5.2 仿真验证 | 第104-105页 |
3.6 本章小结 | 第105-107页 |
4 链式DSTATCOM直流侧电压控制技术 | 第107-123页 |
4.1 引言 | 第107页 |
4.2 直流侧电压分层控制策略 | 第107-108页 |
4.3 直流侧电压软启动及稳压控制 | 第108-112页 |
4.3.1 不控整流预充电 | 第109页 |
4.3.2 总体稳压控制及PWM整流升压 | 第109-111页 |
4.3.3 实验验证 | 第111-112页 |
4.4 直流侧电压平衡控制 | 第112-118页 |
4.4.1 相间电压平衡控制 | 第113-115页 |
4.4.2 相内电压平衡控制 | 第115-116页 |
4.4.3 仿真验证 | 第116-118页 |
4.5 基于NLM调制的相内电压控制 | 第118-122页 |
4.5.1 基于NLM调制的相内电压平衡控制 | 第118-119页 |
4.5.2 链节故障时在线冗余控制 | 第119-120页 |
4.5.3 仿真验证 | 第120-122页 |
4.6 本章小结 | 第122-123页 |
5 高可靠性HPEBB模块设计及应用 | 第123-135页 |
5.1 引言 | 第123页 |
5.2 HPEBB模块主电路设计 | 第123-126页 |
5.2.1 HPEBB模块性能指标 | 第123-124页 |
5.2.2 主电路电气原理 | 第124-125页 |
5.2.3 结构及热设计 | 第125-126页 |
5.3 HPEBB模块控制器设计 | 第126-131页 |
5.3.1 控制器硬件原理 | 第126-127页 |
5.3.2 基于CPLD的控制内核原理 | 第127-128页 |
5.3.3 基于CPLD的数模混合电路暂态干扰抑制 | 第128-131页 |
5.4 HPEBB模块测试及样机应用结果 | 第131-134页 |
5.4.1 HPEBB模块测试 | 第131-133页 |
5.4.2 工业样机应用 | 第133-134页 |
5.5 本章小结 | 第134-135页 |
6 总结与展望 | 第135-137页 |
6.1 本文工作总结 | 第135-136页 |
6.2 未来工作展望 | 第136-137页 |
参考文献 | 第137-147页 |
附录1:实验装置图片 | 第147-149页 |
附录2:科研成果 | 第149-150页 |