实时ADS-B信号接收机的设计与实现
摘要 | 第6-7页 |
Abstract | 第7页 |
第一章 绪论 | 第10-15页 |
1.1 研究背景及意义 | 第10-11页 |
1.2 国内外研究发展现状 | 第11-13页 |
1.3 本文研究内容 | 第13页 |
1.4 本文的结构与安排 | 第13-15页 |
第二章 ADS-B接收系统 | 第15-35页 |
2.1 ADS-B信号格式 | 第15-16页 |
2.2 ADS-B接收流程 | 第16-17页 |
2.3 接收机设计原理 | 第17-34页 |
2.3.1 帧头检测 | 第17-24页 |
2.3.2 位判决及置信度提取 | 第24-26页 |
2.3.3 CRC校验及纠错 | 第26-28页 |
2.3.4 单通道信号交织 | 第28-29页 |
2.3.5 消息解码 | 第29-34页 |
2.4 本章小结 | 第34-35页 |
第三章 ADS-B软件接收机的设计与实现 | 第35-48页 |
3.1 软件接收机设计 | 第35-45页 |
3.1.1 报文接收物理层模块 | 第35-44页 |
3.1.2 报文解码 | 第44-45页 |
3.2 软件接收机测试结果 | 第45-47页 |
3.3 本章小结 | 第47-48页 |
第四章 ADS-B接收机的硬件设计及实现 | 第48-73页 |
4.1 硬件处理平台 | 第48-49页 |
4.2 时钟模块 | 第49页 |
4.3 数据预处理模块 | 第49-50页 |
4.4 帧头检测模块 | 第50-61页 |
4.4.1 触发门限 | 第50-53页 |
4.4.2 有效脉冲位置检测 | 第53-55页 |
4.4.3 上升沿检测 | 第55-57页 |
4.4.4 脉冲合法性匹配 | 第57-58页 |
4.4.5 帧头参考功率计算 | 第58-59页 |
4.4.6 功率一致性测试 | 第59-60页 |
4.4.7 DF认证 | 第60-61页 |
4.5 位判决及置信度提取模块 | 第61-63页 |
4.6 FRUIT交织信号处理 | 第63-65页 |
4.6.1 帧头脉冲没有重叠 | 第63-64页 |
4.6.2 帧头脉冲重叠 | 第64页 |
4.6.3 帧头与数据部分重叠 | 第64-65页 |
4.7 CRC校验及并行纠错模块 | 第65-70页 |
4.7.1 常用的Brute Force纠错算法 | 第66页 |
4.7.2 改进的纠错算法 | 第66-70页 |
4.8 串口模块 | 第70-71页 |
4.9 资源占用 | 第71-72页 |
4.10 本章小结 | 第72-73页 |
第五章 接收机性能测试 | 第73-77页 |
5.1 灵敏度测试 | 第73-75页 |
5.2 接收数量 | 第75-76页 |
5.3 本章小结 | 第76-77页 |
第六章 结束语 | 第77-78页 |
参考文献 | 第78-81页 |
致谢 | 第81-82页 |
硕士期间发表论文 | 第82页 |