摘要 | 第4-5页 |
Abstract | 第5页 |
1 绪论 | 第8-17页 |
1.1 本论文的研究背景和意义 | 第8-10页 |
1.2 无源光网络的国内外研究现状和发展趋势 | 第10-15页 |
1.2.1 国外研究现状 | 第10-12页 |
1.2.2 国内研究现状 | 第12-13页 |
1.2.3 未来光接入网的发展趋势 | 第13-15页 |
1.3 本论文的研究内容和结构安排 | 第15-17页 |
2 WDM-PON阵列化光收发机原理和关键技术 | 第17-32页 |
2.1 WDM-PON技术概述 | 第17-20页 |
2.1.1 WDM-PON的工作原理 | 第17-18页 |
2.1.2 WDM-PON的关键技术 | 第18-19页 |
2.1.3 WDM-PON的技术优势 | 第19-20页 |
2.2 光收发机的原理及关键技术 | 第20-25页 |
2.2.1 光发射机的原理与组成 | 第20-22页 |
2.2.2 光发射机的关键技术与基本性能指标 | 第22页 |
2.2.3 光接收机的原理与组成 | 第22-24页 |
2.2.4 光接收机的关键技术与基本性能指标 | 第24-25页 |
2.3 时钟数据恢复电路的原理与设计 | 第25-31页 |
2.3.1 时钟数据恢复电路基本结构与原理分析 | 第25-26页 |
2.3.2 时钟数据恢复电路原理图设计 | 第26-28页 |
2.3.3 时钟数据恢复电路的PCB设计 | 第28-31页 |
2.4 本章小结 | 第31-32页 |
3 基于FPGA的波分复用阵列化光收发机的系统设计 | 第32-53页 |
3.1 阵列化光收发机整体设计 | 第32-35页 |
3.1.1 系统FPGA芯片及光收发模块选型 | 第32-33页 |
3.1.2 光收发机整体系统框图 | 第33-34页 |
3.1.3 模块互连及接口设计 | 第34-35页 |
3.2 基于FPGA的高速串行技术 | 第35-37页 |
3.2.1 吉比特高速串行I/O的特点与应用 | 第35-36页 |
3.2.2 吉比特串行I/O系统的组成 | 第36-37页 |
3.2.3 吉比特串行I/O的设计要点 | 第37页 |
3.3 FPGA高速收发器模块设计 | 第37-48页 |
3.3.1 GTX高速收发器IP核的初始化 | 第38-43页 |
3.3.2 GTX高速收发器软件设计 | 第43-46页 |
3.3.3 高速收发模块波形仿真 | 第46-48页 |
3.4 光收发一体化模块设计 | 第48-52页 |
3.4.1 SFP的基本原理 | 第48-49页 |
3.4.2 SFP模块的优势 | 第49-50页 |
3.4.3 SFP模块测试电路的原理图与PCB设计 | 第50-52页 |
3.5 本章小结 | 第52-53页 |
4 基于FPGA的波分复用阵列化光收发机硬件测试及实验结果 | 第53-64页 |
4.1 时钟数据恢复电路性能测试 | 第53-55页 |
4.2 SFP光收发模块电路测试 | 第55-58页 |
4.3 阵列化光收发机性能测试 | 第58-59页 |
4.3.1 单路环回测试 | 第58页 |
4.3.2 多路环回测试 | 第58-59页 |
4.4 波分复用实验结果及系统整体性能测试 | 第59-63页 |
4.5 本章小结 | 第63-64页 |
结论 | 第64-65页 |
参考文献 | 第65-67页 |
攻读硕士学位期间发表学术论文情况 | 第67-68页 |
致谢 | 第68-69页 |