基于CS4000的I/O设备智能化改造
摘要 | 第4-6页 |
ABSTRACT | 第6-7页 |
第一章 引言 | 第11-15页 |
1.1 课题研究的背景 | 第11页 |
1.2 国内外现状及研究内容 | 第11-14页 |
1.2.1 国内外现状 | 第11-13页 |
1.2.2 研究内容及优势 | 第13-14页 |
1.3 论文章节安排 | 第14-15页 |
第二章 研究对象的介绍和方案 | 第15-25页 |
2.1 CS4000实验装置的介绍 | 第15-17页 |
2.1.1 CS4000型实验对象组成结构 | 第15-16页 |
2.1.2 输入输出信号的类型及范围 | 第16-17页 |
2.2 设计需求 | 第17-19页 |
2.2.1 智能模块的性能要求 | 第17-18页 |
2.2.2 智能节点的设计需求 | 第18页 |
2.2.3 预期实现的目标 | 第18-19页 |
2.3 总体设计 | 第19-22页 |
2.3.1 设计内容的总体思想及内容 | 第19-21页 |
2.3.2 系统硬件方案设计 | 第21页 |
2.3.3 系统软件方案设计 | 第21-22页 |
2.4 通讯部分的设计 | 第22-24页 |
2.4.1 Modbus通信协议 | 第22-24页 |
2.4.2 通信接口方式RS-485 | 第24页 |
2.5 本章小结 | 第24-25页 |
第三章 智能I/O模块的硬件电路设计 | 第25-35页 |
3.1 主控的硬件电路 | 第25页 |
3.2 电源转换电路 | 第25-28页 |
3.3 I/V转换模块电路设计 | 第28-30页 |
3.4 V/I转换模块电路设计 | 第30-32页 |
3.5 RS-485接口电路的设计 | 第32-33页 |
3.5.1 收发器SP3485的结构和介绍 | 第32页 |
3.5.2 TTL电平转485模块电路 | 第32-33页 |
3.6 拨码开关的设计 | 第33-34页 |
3.7 本章小结 | 第34-35页 |
第四章 智能I/O模块采集及控制节点的软件设计 | 第35-44页 |
4.1 单片机开发环境的介绍 | 第35页 |
4.2 智能I/O模块采集及控制节点的软件设计 | 第35-39页 |
4.2.1 主控制器任务调度 | 第35-36页 |
4.2.2 AD-DMA端口软件设计 | 第36-37页 |
4.2.3 DA输出端口软件设计 | 第37-39页 |
4.3 FreeModbus协议的移植 | 第39-41页 |
4.3.1 FREEMODBUS简介 | 第39页 |
4.3.2 MODBUS协议的移植 | 第39-41页 |
4.4 异步通信接口RS485 | 第41-43页 |
4.4.1 串口数据传输协议 | 第42页 |
4.4.2 485总线传输 | 第42-43页 |
4.5 本章小结 | 第43-44页 |
第五章 系统调试及应用实现 | 第44-57页 |
5.1 软硬件调试 | 第44-46页 |
5.1.1 PCB设计及制作 | 第44-45页 |
5.1.2 辅助调试工具 | 第45-46页 |
5.2 开关量输入输出调试 | 第46-48页 |
5.2.1 检测开关量状态测试结果 | 第46-47页 |
5.2.2 控制开关量状态测试结果 | 第47-48页 |
5.3 模拟量输入输出调试 | 第48-52页 |
5.3.1 模拟量采集测试结果 | 第48-50页 |
5.3.2 模拟量输出测试结果 | 第50-52页 |
5.4 多个模块节点间的组网 | 第52-53页 |
5.5 组态王与智能模块通讯 | 第53-56页 |
5.5.1 组态王中串口的配置 | 第53-54页 |
5.5.2 组态王中I/O变量的定义 | 第54-56页 |
5.5.3 组态王与智能模块通讯测试 | 第56页 |
5.6 本章小结 | 第56-57页 |
第六章 总结与展望 | 第57-59页 |
6.1 总结 | 第57-58页 |
6.2 展望 | 第58-59页 |
参考文献 | 第59-61页 |
致谢 | 第61页 |