首页--工业技术论文--自动化技术、计算机技术论文--自动化技术及设备论文--自动化系统论文--自动控制、自动控制系统论文

嵌入式SDRAM控制器的优化研究与设计

摘要第1-8页
Abstract第8-9页
第一章 绪论第9-15页
   ·引言第9页
   ·国内外研究现状第9-12页
     ·DRAM 存储器的发展历程第9-11页
     ·嵌入式 S DRAM 控制器国内外研究现状第11-12页
   ·论文的意义及本文的工作第12-13页
   ·论文章节安排第13-15页
第二章 DRAM 与嵌入式系统第15-27页
   ·嵌入式系统第15-18页
     ·嵌入式系统的定义第15页
     ·嵌入式系统的基本组成第15-17页
     ·嵌入式存储器的优势第17-18页
   ·SDRAM :同步动态随机存储器第18-25页
     ·DRAM 存储电容基本结构第19页
     ·DRAM 的信号与管脚第19-21页
     ·SDRAM 内部存储阵列结构与基本操作第21-24页
     ·DRAM 的时序与基本操作第24-25页
   ·本章小结第25-27页
第三章 DRAM 控制器的设计第27-37页
   ·SDRAM 控制器的总体框架设计第27-28页
   ·SDRAM 控制器的顶层接口设计第28-29页
   ·SDRAM 控制器的主控制模块状态机设计第29-33页
     ·初始化状态机设计第30-32页
     ·指令状态机设计第32-33页
   ·SDRAM 控制器的预取指令模块第33-34页
   ·DRAM 控制器的指令队列模块和指令产生模块设计第34页
   ·SDRAM 控制器的数据通路模块设计第34-35页
   ·本章小结第35-37页
第四章 嵌入式 SDRAM 控制器的优化策略第37-46页
   ·预取指令模块优化策略分析第37-42页
     ·乒乓 BANK策略原理第37-38页
     ·快速命中策略研究第38-42页
   ·预取指令模块的设计第42-44页
     ·Npp级流水线模块设计第42-43页
     ·指令解析模块设计第43-44页
     ·预取指令模块的设计第44页
   ·本章小结第44-46页
第五章 DRAM 控制器设计仿真与分析第46-54页
   ·硬件描述语言 HDL第46-47页
     ·HDL 概述第46-47页
     ·HDL 设计的优势第47页
   ·采用硬件描述语言的设计流程简介第47-49页
     ·自顶向下(Top-Down)设计的基本概念第47-48页
     ·层次管理基本概念第48页
     ·具体模块的设计编译和仿真过程第48-49页
     ·搭建测试平台第49页
   ·SDRAM 控制器仿真结果第49-52页
     ·SDRAM 控制器初始化过程仿真结果第49-50页
     ·SDRAM 控制器刷新指令仿真结果第50-51页
     ·SDRAM 控制器读指令仿真结果第51页
     ·SDRAM 控制器写指令仿真结果第51-52页
   ·系统级猝发读写仿真结果第52-53页
     ·猝发写仿真结果第52页
     ·SDRAM 控制器读仿真结果第52-53页
   ·本章小结第53-54页
第六章 结束语第54-56页
参考文献第56-59页
致谢第59-60页
附录 A (攻读硕士学位期间科研成果目录 )第60-61页
中文详细摘要第61-65页
英文详细摘要第65-69页

论文共69页,点击 下载论文
上一篇:基于QCM传感装置设计的化学生物分子识别
下一篇:变电站智能巡检机器人关键技术研究