| 第一章 概述 | 第1-26页 |
| ·微电子技术的发展趋势和现状 | 第14-16页 |
| ·微电子技术的发展趋势 | 第14-15页 |
| ·微电子技术的发展现状 | 第15-16页 |
| ·集成电路设计方法 | 第16-24页 |
| ·集成电路设计流程 | 第16-17页 |
| ·集成电路设计层次 | 第17-18页 |
| ·自底向上设计方法 | 第18页 |
| ·自顶向下设计方法 | 第18-19页 |
| ·层次式设计方法 | 第19页 |
| ·基于IP核的系统芯片设计方法 | 第19-24页 |
| ·系统芯片SoC与知识产权模块IP | 第19-22页 |
| ·基于IP重用的SoC设计方法学 | 第22-24页 |
| ·课题来源以及研究目的和意义 | 第24-25页 |
| ·课题来源 | 第24页 |
| ·课题的研究目的和意义 | 第24-25页 |
| ·本文结构安排和主要研究内容 | 第25-26页 |
| 第二章 PCI IP核及PCI接口芯片设计方法学的研究 | 第26-36页 |
| ·概述 | 第26-27页 |
| ·RTL级设计 | 第27-28页 |
| ·RTL级功能仿真 | 第28-30页 |
| ·FPGA设计流程 | 第30-34页 |
| ·设计准备 | 第30页 |
| ·设计输入 | 第30页 |
| ·功能仿真 | 第30-31页 |
| ·设计处理 | 第31-32页 |
| ·时序仿真 | 第32页 |
| ·器件编程测试 | 第32-34页 |
| ·ASIC设计流程 | 第34-36页 |
| 第三章 从PCI IP核设计方法的研究 | 第36-57页 |
| ·概述 | 第36页 |
| ·PCI总线协议简介 | 第36-44页 |
| ·PCI总线发展概述 | 第36-37页 |
| ·PCI总线信号描述 | 第37-39页 |
| ·PCI地址空间和总线命令 | 第39-41页 |
| ·配置地址空间 | 第39页 |
| ·I/O地址空间 | 第39-40页 |
| ·内存地址空间 | 第40页 |
| ·总线命令 | 第40-41页 |
| ·PCI总线时序操作 | 第41-43页 |
| ·PCI Slave终止进程的方法 | 第43-44页 |
| ·从PCI内侧协议的制定 | 第44-47页 |
| ·基于多状态机结构的从PCI IP核设计方法 | 第47-52页 |
| ·从PCI IP核的总体设计 | 第47-50页 |
| ·基于多状态机结构的算法级设计 | 第50-52页 |
| ·从PCI IP核若干设计技巧 | 第52-57页 |
| ·异常情况下的状态机软着陆 | 第52-53页 |
| ·三级缓存 | 第53-57页 |
| 第四章 从PCI内侧协议接口封装技术的研究 | 第57-65页 |
| ·概述 | 第57页 |
| ·PVCI协议简介 | 第57-61页 |
| ·片上总线接口标准化 | 第57-58页 |
| ·PVCI信号说明 | 第58-60页 |
| ·PVCI外设总线协议 | 第60-61页 |
| ·读操作时序 | 第60页 |
| ·写操作时序 | 第60-61页 |
| ·基于状态机的接口封装技术 | 第61-65页 |
| ·基于PVCI标准的从PCI内侧协议封装的设计 | 第62-63页 |
| ·PVCI与从PCI内侧协议 | 第62页 |
| ·PVCI与从PCI内侧协议信号 | 第62页 |
| ·PVCI与从PCI内侧协议的比较 | 第62页 |
| ·基于状态机的PVCI与从PCI内侧协议接口 | 第62-63页 |
| ·仿真 | 第63-65页 |
| 第五章 PCI接口信息安全芯片开发 | 第65-80页 |
| ·概述 | 第65页 |
| ·PCI接口信息安全芯片的系统级设计 | 第65-68页 |
| ·PCI接口信息安全芯片的技术要求 | 第65-66页 |
| ·PCI接口芯片的系统级设计 | 第66-68页 |
| ·PCI AD总线再复用模型 | 第68-73页 |
| ·PCI总线读操作时序 | 第68-69页 |
| ·PCI AD总线再复用模型 | 第69-71页 |
| ·目标设计的系统框图 | 第69-70页 |
| ·PCI AD总线再复用模型 | 第70-71页 |
| ·实验结果 | 第71-73页 |
| ·功能仿真 | 第71-72页 |
| ·硬件仿真 | 第72页 |
| ·面积比较 | 第72-73页 |
| ·基于状态机的ROM参数化接口模型 | 第73-77页 |
| ·ROM接口模块设计 | 第73页 |
| ·ROM接口时间参数分析 | 第73-74页 |
| ·读周期 | 第73页 |
| ·写周期 | 第73-74页 |
| ·基于状态机的ROM接口电路模型 | 第74-77页 |
| ·设计要点 | 第74页 |
| ·功能模型 | 第74-75页 |
| ·时序模型 | 第75-76页 |
| ·状态机设计与时序仿真 | 第76-77页 |
| ·PCI接口信息安全芯片的设计结果 | 第77-80页 |
| ·FPGA设计结果 | 第77-79页 |
| ·ASIC设计结果 | 第79-80页 |
| 第六章 总结与展望 | 第80-82页 |
| ·总结 | 第80页 |
| ·展望 | 第80-82页 |
| 参考文献 | 第82-84页 |
| 攻读硕士学位期间发表的论文 | 第84页 |