媒体数字信号处理器IP核微结构优化研究
致谢 | 第1-6页 |
摘要 | 第6-8页 |
Abstract | 第8-12页 |
1 绪论 | 第12-36页 |
·RISC处理器与DSP处理器 | 第13-16页 |
·微处理器的设计趋势 | 第16-22页 |
·典型的嵌入式微处理器 | 第22-29页 |
·单发射嵌入式处理器 | 第22-24页 |
·VLIW结构嵌入式处理器 | 第24-26页 |
·超标量嵌入式处理器 | 第26-29页 |
·MediaDSP64处理器简介 | 第29-31页 |
·本文的研究工作及内容安排 | 第31-36页 |
2 媒体处理器指令增强设计研究 | 第36-80页 |
·MD64的RISC/DSP构造 | 第40-50页 |
·指令集构造 | 第41-45页 |
·流水线结构 | 第45-48页 |
·可配置性设计 | 第48-50页 |
·并行操作的增强设计 | 第50-64页 |
·算法分析 | 第51-55页 |
·指令集功能设计 | 第55-57页 |
·指令集编码设计 | 第57-59页 |
·指令集硬件支持 | 第59-63页 |
·MDE指令集性能评估 | 第63-64页 |
·串行操作的增强设计 | 第64-76页 |
·算法分析 | 第65-68页 |
·指令设计 | 第68-75页 |
·指令性能评估 | 第75-76页 |
·指令可配置性设计 | 第76-78页 |
·本章小结 | 第78-80页 |
3 媒体处理器微结构的数据通道与控制通道优化研究 | 第80-130页 |
·处理器微结构分析 | 第81-91页 |
·处理器的微结构定义 | 第81-82页 |
·处理器的流水线结构分析 | 第82-87页 |
·流水线效率和流水线冲突 | 第87-91页 |
·流水线数据转发网络设计 | 第91-101页 |
·数据转发模型 | 第91-95页 |
·转发模型分析 | 第95-97页 |
·转发通道设计 | 第97-101页 |
·MD64数据转发设计 | 第101-112页 |
·流水线模型分析 | 第101-104页 |
·转发网络设计 | 第104-108页 |
·数据丢失问题 | 第108-111页 |
·实验结果 | 第111-112页 |
·MD64数据通道优化设计 | 第112-119页 |
·分布式部分转发电路分析 | 第113-114页 |
·提前写回策略与影子寄存器结构 | 第114-117页 |
·实验结果 | 第117-119页 |
·MD64控制通道优化设计 | 第119-128页 |
·数据相关检测原理 | 第121-123页 |
·提前判定算法 | 第123-127页 |
·实验结果与分析 | 第127-128页 |
·本章小结 | 第128-130页 |
4 超标量媒体数字信号处理器的微结构设计研究 | 第130-184页 |
·MD64SS的结构介绍与分析 | 第132-139页 |
·寄存器重命名 | 第139-157页 |
·算法分析 | 第139-141页 |
·运行机制和实现方法 | 第141-147页 |
·MD64SS的重命名方案 | 第147-152页 |
·MD64SS重命名机制的DSP特性支持 | 第152-156页 |
·资源占用与延时 | 第156-157页 |
·指令调度器 | 第157-181页 |
·整体结构分析 | 第157-159页 |
·关键模块设计 | 第159-172页 |
·MD64SS的优化策略 | 第172-178页 |
·资源占用与延时 | 第178-181页 |
·本章小结 | 第181-184页 |
总结与展望 | 第184-188页 |
参考文献 | 第188-196页 |
作者简历 | 第196页 |
学习经历 | 第196页 |
作者攻读博士期间发表的论文 | 第196页 |
作者攻读博士期间参与的科研工作 | 第196页 |