摘要 | 第6-7页 |
ABSTRACT | 第7-8页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-16页 |
第一章 绪论 | 第16-20页 |
1.1 背景介绍 | 第16-17页 |
1.2 研究现状 | 第17-18页 |
1.3 研究目的与意义 | 第18-19页 |
1.4 主要研究内容及关键技术 | 第19-20页 |
第二章 IEEE802.1AS协议研究 | 第20-30页 |
2.1 协议简介 | 第20页 |
2.2 名词定义 | 第20-22页 |
2.3 gPTP数据类型 | 第22-23页 |
2.3.1 原始数据类型 | 第22页 |
2.3.2 派生数据类型 | 第22-23页 |
2.4 gPTP报文 | 第23-26页 |
2.4.1 gPTP报文类型 | 第23页 |
2.4.2 gPTP报文格式 | 第23-26页 |
2.5 gPTP原理分析 | 第26-30页 |
2.5.1 最佳主时钟选择原理 | 第26-27页 |
2.5.2 路径延迟测量原理 | 第27-29页 |
2.5.3 时间同步原理 | 第29-30页 |
第三章 基于IEEE802.1AS的时间感知系统设计 | 第30-40页 |
3.1 时间感知系统模型设计 | 第30-35页 |
3.1.1 系统数据流模型 | 第30-31页 |
3.1.2 系统框架和组成 | 第31-32页 |
3.1.3 功能模块状态机 | 第32-35页 |
3.2 时间感知系统调度设计 | 第35-40页 |
3.2.1 系统运行流程 | 第36-37页 |
3.2.2 多端口调度原理 | 第37-38页 |
3.2.3 定时任务队列调度原理 | 第38-40页 |
第四章 基于IEEE802.1AS的时间感知系统实现 | 第40-68页 |
4.1 BMCA的实现 | 第40-49页 |
4.1.1 BMCA描述 | 第40-41页 |
4.1.2 BMCA实现过程 | 第41-43页 |
4.1.3 状态机的实现 | 第43-48页 |
4.1.4 多节点的BMCA分析 | 第48-49页 |
4.2 路径延迟测量的实现 | 第49-54页 |
4.2.1 时间戳的生成 | 第49-50页 |
4.2.2 状态机的实现 | 第50-53页 |
4.2.3 延迟测量误差分析 | 第53-54页 |
4.3 时间同步的实现 | 第54-64页 |
4.3.1 时钟调节 | 第54-55页 |
4.3.2 状态机的实现 | 第55-64页 |
4.4 时间感知系统接口实现 | 第64-68页 |
4.4.1 时钟源接口 | 第65-66页 |
4.4.2 网卡时间戳接口 | 第66页 |
4.4.3 时间敏感应用接口 | 第66-68页 |
第五章 仿真和实验 | 第68-78页 |
5.1 NS-3软件仿真 | 第68-70页 |
5.1.1 NS-3简介 | 第68页 |
5.1.2 BMCA仿真 | 第68-70页 |
5.2 硬件平台实验 | 第70-78页 |
5.2.1 硬件环境 | 第70-71页 |
5.2.2 软件环境 | 第71页 |
5.2.3 路径延迟测量实验 | 第71-75页 |
5.2.4 时间同步实验 | 第75-78页 |
第六章 总结和展望 | 第78-80页 |
6.1 总结 | 第78页 |
6.2 展望 | 第78-80页 |
参考文献 | 第80-84页 |
致谢 | 第84-86页 |
作者简介 | 第86-87页 |