| 摘要 | 第4-5页 |
| Abstract | 第5-6页 |
| 1 绪论 | 第9-12页 |
| 1.1 选题背景与意义 | 第9-10页 |
| 1.2 国内外研究概况 | 第10-11页 |
| 1.3 论文的主要研究内容 | 第11-12页 |
| 2 802.11ax接收机数据流程与框架设计 | 第12-29页 |
| 2.1 802.11AX标准概述 | 第12-13页 |
| 2.2 802.11AX物理层帧结构 | 第13-14页 |
| 2.3 802.11AX发射机数据处理流程 | 第14-15页 |
| 2.4 基于发射机流程的接收机流程设计 | 第15-16页 |
| 2.5 802.11AX接收机各模块介绍 | 第16-26页 |
| 2.6 接收机算法级的仿真验证 | 第26-28页 |
| 2.7 本章小结 | 第28-29页 |
| 3 802.11ax接收机硬件实现的逻辑设计 | 第29-46页 |
| 3.1 802.11AX接收机的开发环境 | 第29页 |
| 3.2 802.11AX接收机的实现目标 | 第29-30页 |
| 3.3 802.11AX接收机的实现难点与解决思路 | 第30-31页 |
| 3.4 802.11AX接收机FPGA实现的整体框架 | 第31-32页 |
| 3.5 802.11AX接收机各模块的逻辑设计与实现 | 第32-45页 |
| 3.6 本章小结 | 第45-46页 |
| 4 接收机关键模块的优化设计与实现 | 第46-73页 |
| 4.1 高速率VITERBI译码的设计实现 | 第46-59页 |
| 4.2 数字中频下变频的资源优化 | 第59-68页 |
| 4.3 同步和系统稳定性提升 | 第68-72页 |
| 4.4 本章小结 | 第72-73页 |
| 5 802.11ax接收机的测试结果与分析 | 第73-83页 |
| 5.1 各个实现版本的简要介绍 | 第73-74页 |
| 5.2 测试目的与环境 | 第74页 |
| 5.3 测试方法与结果分析 | 第74-80页 |
| 5.4 测试结果总体分析 | 第80-82页 |
| 5.5 本章小结 | 第82-83页 |
| 6 总结与展望 | 第83-85页 |
| 6.1 全文总结 | 第83-84页 |
| 6.2 对后续工作的展望 | 第84-85页 |
| 致谢 | 第85-86页 |
| 参考文献 | 第86-89页 |
| 附录 1:缩略语对照表 | 第89-90页 |