摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
目录 | 第7-10页 |
CONTENTS | 第10-13页 |
第一章 绪论 | 第13-20页 |
1.1 课题研究的目的及意义 | 第13-14页 |
1.2 课题背景知识 | 第14-15页 |
1.3 国内外研究现状 | 第15-18页 |
1.4 课题研究目标与内容 | 第18-20页 |
第二章 心电信号采集与处理系统的硬件设计 | 第20-35页 |
2.1 心电信号采集与处理系统的硬件方案 | 第20页 |
2.2 电源模块 | 第20-22页 |
2.3 ECG预处理电路模块 | 第22-23页 |
2.4 ADC模块 | 第23-26页 |
2.4.1 ADS1298芯片的工作原理 | 第23-24页 |
2.4.2 ADS1298芯片的工作时序 | 第24-25页 |
2.4.3 ADS1298转换电路 | 第25-26页 |
2.5 FPGA模块 | 第26-32页 |
2.5.1 FPGA芯片介绍 | 第26-28页 |
2.5.2 Sparta-3E系列FPGA器件 | 第28-29页 |
2.5.3 FPGA相关电路设计 | 第29-32页 |
2.6 上位机通讯模块 | 第32-34页 |
2.6.1 RS232简介 | 第32-33页 |
2.6.2 RS232接口电路 | 第33-34页 |
2.7 本章小结 | 第34-35页 |
第三章 心电信号采集系统的软件设计 | 第35-45页 |
3.1 基于FPGA的数字系统设计概述 | 第35-38页 |
3.1.1 FPGA开发流程 | 第35-36页 |
3.1.2 FPGA开发环境 | 第36-37页 |
3.1.3 FPGA编程语言 | 第37-38页 |
3.2 ADC模块软件设计 | 第38-43页 |
3.2.1 ADS1298芯片寄存器配置模块(command) | 第38-40页 |
3.2.2 数据转换模块(ADC) | 第40-41页 |
3.2.3 数据接收模块(rdatac) | 第41-43页 |
3.3 寄存器配置模块时序测试仿真 | 第43-44页 |
3.4 本章小结 | 第44-45页 |
第四章 心电信号处理的算法验证及FPGA实现 | 第45-59页 |
4.1 FIR算法的Matlab验证 | 第45-49页 |
4.1.1 FIR数字滤波器的理论基础 | 第45-46页 |
4.1.2 FIR带通滤波器的设计和仿真 | 第46-47页 |
4.1.3 FIR带通滤波器抽头系数的提取及量化 | 第47-49页 |
4.2 基于高阶FIR数字滤波器的FPGA实现 | 第49-58页 |
4.2.1 In_fifo和Out_fifo模块 | 第49-50页 |
4.2.2 Control_logic模块 | 第50-51页 |
4.2.3 FIR_block模块 | 第51-58页 |
4.3 本章小结 | 第58-59页 |
第五章 心电信号采集与处理系统实验验证 | 第59-68页 |
5.1 实验平台及仪器 | 第59-61页 |
5.2 正弦波信号源的设计 | 第61-63页 |
5.3 心电信号采集与处理系统测试 | 第63-67页 |
5.3.1 实验目的 | 第63页 |
5.3.2 实验方案 | 第63页 |
5.3.3 实验步骤与分析 | 第63-65页 |
5.3.4 实验结论 | 第65-67页 |
5.4 本章小结 | 第67-68页 |
总结与展望 | 第68-70页 |
一、全文总结 | 第68-69页 |
二、工作展望 | 第69-70页 |
参考文献 | 第70-73页 |
攻读硕士学位期间发表的论文 | 第73-75页 |
致谢 | 第75-76页 |
附录A 原理图 | 第76-78页 |
附录B PCB图 | 第78-79页 |
附录C 实物图 | 第79页 |