基于FPGA的QPSK调制解调的设计与实现
摘要 | 第4-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第10-14页 |
1.1 课题研究背景 | 第10-11页 |
1.2 国内外研究现状 | 第11-13页 |
1.3 本文内容安排 | 第13-14页 |
第2章 QPSK调制解调的基本原理 | 第14-19页 |
2.1 QPSK调制技术原理 | 第14-17页 |
2.2 解调技术原理 | 第17-18页 |
2.3 本章小节 | 第18-19页 |
第3章 QPSK调制解调的设计 | 第19-49页 |
3.1 QPSK调制器的设计 | 第19-25页 |
3.1.1 成型滤波器的设计 | 第19-22页 |
3.1.2 数控振荡器的设计 | 第22-25页 |
3.2 载波同步的设计 | 第25-33页 |
3.2.1 鉴相器 | 第30-31页 |
3.2.2 环路滤波器 | 第31-33页 |
3.3 位同步模块的设计 | 第33-48页 |
3.3.1 内插滤波器 | 第38-43页 |
3.3.2 定时误差检测器 | 第43-45页 |
3.3.3 内插控制器模块 | 第45-48页 |
3.4 本章小节 | 第48-49页 |
第4章 QPSK调制解调的FPGA实现 | 第49-71页 |
4.1 FPGA设计流程 | 第49-51页 |
4.2 调制端的FPGA实现 | 第51-57页 |
4.2.1 成型滤波器的FPGA实现 | 第51-54页 |
4.2.2 数控振荡器的FPGA实现 | 第54-55页 |
4.2.3 调制端其他模块的FPGA实现 | 第55-57页 |
4.3 载波同步的FPGA实现 | 第57-62页 |
4.3.1 基于MATLAB的载波同步仿真 | 第57-59页 |
4.3.2 载波同步的FPGA实现 | 第59-62页 |
4.4 位同步模块的FPGA实现 | 第62-70页 |
4.4.1 基于MATLAB的位同步仿真 | 第62-67页 |
4.4.2 位同步的FPGA实现 | 第67-70页 |
4.5 本章小节 | 第70-71页 |
第5章 QPSK调制解调系统测试 | 第71-75页 |
5.1 系统环境 | 第71-73页 |
5.1.1 FPGA最小系统 | 第72页 |
5.1.2 高速DA和AD模块的选择 | 第72-73页 |
5.2 QPSK调制解调的测试 | 第73-75页 |
5.2.1 调制信号的频谱分析 | 第73-74页 |
5.2.2 解调信号的示波器显示 | 第74-75页 |
结论 | 第75-77页 |
致谢 | 第77-78页 |
参考文献 | 第78-80页 |
攻读学位期间取得学术成果 | 第80页 |