基于SATAⅡ固态硬盘的高速数据存储器的研究与设计
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 1.绪论 | 第9-14页 |
| ·课题背景和意义 | 第9-10页 |
| ·高速数据存储器的国内外发展现状 | 第10-11页 |
| ·SATA接口关键技术的发展现状 | 第11-12页 |
| ·论文主要工作及体系结构 | 第12-13页 |
| ·本章小结 | 第13-14页 |
| 2. 高速数据存储器的总体方案设计及关键接口解析 | 第14-27页 |
| ·高速数据存储器系统的主要性能指标 | 第14页 |
| ·高速数据存储器的总体设计 | 第14-19页 |
| ·高速数据存储器方案设计 | 第14-16页 |
| ·方案的可行性分析 | 第16-19页 |
| ·SATA协议结构分析 | 第19-24页 |
| ·SATA2.0 物理层协议结构解析 | 第20-21页 |
| ·SATA 2.0 链路传输协议结构解析 | 第21-22页 |
| ·SATA2.0 命令层与应用层协议结构解析 | 第22-24页 |
| ·SATA II总线接口的实现方式 | 第24-26页 |
| ·本章小结 | 第26-27页 |
| 3. 高速数据存储器的硬件设计 | 第27-38页 |
| ·电源模块及时钟电路设计 | 第27-31页 |
| ·主控单元设计 | 第31-33页 |
| ·PCI-E接口模块电路设计 | 第33-35页 |
| ·DDR3缓存模块电路设计 | 第35-36页 |
| ·SATA II接口模块电路设计 | 第36-37页 |
| ·本章小结 | 第37-38页 |
| 4. 高速数据存储器的FPGA逻辑控制设计 | 第38-61页 |
| ·SATA II主机控制器设计 | 第38-55页 |
| ·物理层控制模块设计 | 第40-46页 |
| ·链路层控制模块设计 | 第46-51页 |
| ·命令层控制模块设计 | 第51-55页 |
| ·PCI-E总线接口设计 | 第55-59页 |
| ·PCI-E IP核的参数例化 | 第56-58页 |
| ·基于DMA的PCI-E传输总线设计 | 第58-59页 |
| ·DDR3数据缓存模块控制器设计 | 第59-60页 |
| ·本章小结 | 第60-61页 |
| 5. 系统功能调试与整体测试 | 第61-69页 |
| ·测试平台的搭建 | 第61-62页 |
| ·SATA链路测试 | 第62-64页 |
| ·PCI-E链路测试 | 第64-65页 |
| ·DDR3高速数据缓存器的测试验证 | 第65页 |
| ·系统准确性测试结果分析 | 第65-68页 |
| ·本章小结 | 第68-69页 |
| 6. 总结与展望 | 第69-71页 |
| ·总结 | 第69-70页 |
| ·展望 | 第70-71页 |
| 参考文献 | 第71-74页 |
| 读硕士学位期间发表的论文及所取得的研究成果 | 第74-75页 |
| 致谢 | 第75-76页 |