一种DSP处理平台的低功耗设计与实现
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-9页 |
| 图表目录 | 第9-11页 |
| 第一章 绪论 | 第11-17页 |
| ·课题背景及意义 | 第11-12页 |
| ·CMOS 电路特性 | 第12-16页 |
| ·短路功耗 | 第12页 |
| ·动态功耗 | 第12-13页 |
| ·静态功耗 | 第13页 |
| ·电路其他指标 | 第13-16页 |
| ·论文主要研究内容 | 第16页 |
| ·论文组织结构 | 第16-17页 |
| 第二章 低功耗设计技术 | 第17-28页 |
| ·电路级功耗优化技术 | 第17-18页 |
| ·结构级低功耗设计技术 | 第18-20页 |
| ·流水线与并行结构 | 第18-19页 |
| ·电压岛与时钟门控 | 第19-20页 |
| ·全局异步局部同步 | 第20页 |
| ·选择合理的总线编码 | 第20页 |
| ·系统级功耗管理技术 | 第20-25页 |
| ·动态电压频率调节 | 第21-22页 |
| ·动态功耗管理 | 第22-25页 |
| ·现有功耗管理机制 | 第25-26页 |
| ·Windows 系统中的电源管理与 ACPI | 第25-26页 |
| ·Linux 系统的功耗管理 | 第26页 |
| ·本章小结 | 第26-28页 |
| 第三章 处理平台的功耗优化设计 | 第28-47页 |
| ·C6678 芯片的功耗优化 | 第28-35页 |
| ·芯片功能分区 | 第30-31页 |
| ·工作频率的调整 | 第31-32页 |
| ·工作模式的控制 | 第32-33页 |
| ·处理核任务分配 | 第33-34页 |
| ·核心电压调整 | 第34-35页 |
| ·处理平台低功耗设计 | 第35-42页 |
| ·处理平台设计 | 第35-37页 |
| ·低速通信链路 | 第37-39页 |
| ·电源管理模块 | 第39-41页 |
| ·温度监测模块 | 第41-42页 |
| ·功耗优化软件设计 | 第42-46页 |
| ·CCS 与 SYS/BIOS 简介 | 第42-43页 |
| ·单节点功耗管理方案 | 第43-45页 |
| ·双节点功耗管理方案 | 第45-46页 |
| ·本章小结 | 第46-47页 |
| 第四章 功耗优化设计的测试与分析 | 第47-58页 |
| ·功耗、能耗评估环境 | 第47-50页 |
| ·监控原理 | 第47页 |
| ·监测模块设计 | 第47-50页 |
| ·测试与分析 | 第50-57页 |
| ·芯片级功耗优化机制测试 | 第50-54页 |
| ·单节点功耗管理软件测试 | 第54-55页 |
| ·板级低功耗机制测试 | 第55-57页 |
| ·低功耗机制的综合应用 | 第57页 |
| ·本章小结 | 第57-58页 |
| 第五章 总结与展望 | 第58-59页 |
| ·论文总结 | 第58页 |
| ·进一步研究工作 | 第58-59页 |
| 参考文献 | 第59-62页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第62-63页 |
| 致谢 | 第63页 |