16位数字信号处理器IP核的开发
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第1章 绪论 | 第9-15页 |
·课题背景 | 第9-10页 |
·DSP处理器的发展 | 第10-11页 |
·IP核标准技术 | 第11-13页 |
·功能验证简介 | 第13-14页 |
·论文的研究内容 | 第14页 |
·论文结构 | 第14-15页 |
第2章 HM320C50 的体系结构 | 第15-25页 |
·概述 | 第15-17页 |
·指令集描述 | 第17-20页 |
·控制类指令 | 第18页 |
·数据移动指令 | 第18-19页 |
·算术与逻辑指令 | 第19-20页 |
·寻址模式 | 第20-21页 |
·指令流水线 | 第21-22页 |
·存储系统 | 第22-24页 |
·本章小结 | 第24-25页 |
第3章 HM320C50 核的设计 | 第25-36页 |
·程序控制器的设计 | 第25-30页 |
·程序预取计数器 | 第25-26页 |
·程序堆栈 | 第26-27页 |
·零开销循环控制器 | 第27-28页 |
·流水线控制器 | 第28-30页 |
·数据地址生成器的设计 | 第30-31页 |
·存储器控制器的设计 | 第31-33页 |
·运算部件的设计 | 第33-35页 |
·中央算术逻辑单元 | 第33-35页 |
·并行逻辑单元 | 第35页 |
·本章小结 | 第35-36页 |
第4章 HM320C50 的验证 | 第36-47页 |
·基本功能仿真验证 | 第36-40页 |
·仿真环境概述 | 第36-37页 |
·基本功能验证集 | 第37-38页 |
·验证实现与验证结果 | 第38-40页 |
·高代码覆盖率验证 | 第40-43页 |
·时序仿真验证 | 第43-45页 |
·逻辑综合 | 第43-44页 |
·时序仿真 | 第44-45页 |
·形式验证与静态时序分析 | 第45-46页 |
·本章小结 | 第46-47页 |
结论 | 第47-48页 |
参考文献 | 第48-51页 |
附录 | 第51-53页 |
攻读硕士学位期间发表的学术论文 | 第53-55页 |
致谢 | 第55页 |