首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

16位数字信号处理器IP核的开发

摘要第1-5页
Abstract第5-9页
第1章 绪论第9-15页
   ·课题背景第9-10页
   ·DSP处理器的发展第10-11页
   ·IP核标准技术第11-13页
   ·功能验证简介第13-14页
   ·论文的研究内容第14页
   ·论文结构第14-15页
第2章 HM320C50 的体系结构第15-25页
   ·概述第15-17页
   ·指令集描述第17-20页
     ·控制类指令第18页
     ·数据移动指令第18-19页
     ·算术与逻辑指令第19-20页
   ·寻址模式第20-21页
   ·指令流水线第21-22页
   ·存储系统第22-24页
   ·本章小结第24-25页
第3章 HM320C50 核的设计第25-36页
   ·程序控制器的设计第25-30页
     ·程序预取计数器第25-26页
     ·程序堆栈第26-27页
     ·零开销循环控制器第27-28页
     ·流水线控制器第28-30页
   ·数据地址生成器的设计第30-31页
   ·存储器控制器的设计第31-33页
   ·运算部件的设计第33-35页
     ·中央算术逻辑单元第33-35页
     ·并行逻辑单元第35页
   ·本章小结第35-36页
第4章 HM320C50 的验证第36-47页
   ·基本功能仿真验证第36-40页
     ·仿真环境概述第36-37页
     ·基本功能验证集第37-38页
     ·验证实现与验证结果第38-40页
   ·高代码覆盖率验证第40-43页
   ·时序仿真验证第43-45页
     ·逻辑综合第43-44页
     ·时序仿真第44-45页
   ·形式验证与静态时序分析第45-46页
   ·本章小结第46-47页
结论第47-48页
参考文献第48-51页
附录第51-53页
攻读硕士学位期间发表的学术论文第53-55页
致谢第55页

论文共55页,点击 下载论文
上一篇:存储芯片纠检错电路设计与FPGA实现
下一篇:具有检错纠错功能的EMC IP核开发