中文摘要 | 第1-5页 |
Abstract | 第5-12页 |
第一章 绪论 | 第12-16页 |
·选题依据 | 第12-13页 |
·课题研究背景及国内外动态 | 第13-15页 |
·课题研究背景 | 第13页 |
·国内外研究动态 | 第13-15页 |
·本文的主要内容及章节安排 | 第15-16页 |
·本文的主要内容 | 第15页 |
·章节内容的安排 | 第15-16页 |
第二章 数字化告警接收机 | 第16-37页 |
·引言 | 第16页 |
·电子侦察环境及其对电子战告警接收机的性能要求 | 第16-18页 |
·电子侦察环境 | 第16-17页 |
·电子侦察环境对电子战告警接收机的性能要求 | 第17-18页 |
·传统接收机的局限性 | 第18-21页 |
·数字化告警接收机技术体制选择 | 第21-30页 |
·数字信道化告警接收机概述及其设计难点 | 第21-23页 |
·数字信道化告警接收机的相关技术 | 第23-26页 |
·数字信道化告警接收机的原理和模型推导 | 第26-30页 |
·数字信道化告警接收机的 Matlab 仿真和性能分析 | 第30-35页 |
·数字信道化告警接收机的 Matlab 仿真与讨论 | 第30-35页 |
·数字信道化接收机的性能分析 | 第35页 |
·本章小结 | 第35-37页 |
第三章 数字信道化告警接收机的参数编码器 | 第37-49页 |
·引言 | 第37页 |
·几种常见的瞬时频率测量方法 | 第37-43页 |
·基于三点自相关的瞬时测频 | 第37-38页 |
·基于线性拟合的瞬时测频 | 第38-39页 |
·基于过零点的瞬时测频 | 第39-40页 |
·基于相位差分的瞬时测频 | 第40页 |
·算法的 Matlab 仿真 | 第40-43页 |
·数字信道化告警接收机后接相位差分瞬时频率测量器 | 第43-48页 |
·相位差分瞬时测频原理 | 第43-44页 |
·相位差分瞬时频率测量的具体方法 | 第44-45页 |
·仿真结果与分析 | 第45-48页 |
·本章小结 | 第48-49页 |
第四章 数字信道化告警接收机后接参数编码器的FPGA 实现 | 第49-74页 |
·前言 | 第49-50页 |
·EDA | 第50-54页 |
·EDA 技术概述 | 第50-52页 |
·FPGA 及相关软件 | 第52-54页 |
·串并转换模块的硬件设计及仿真 | 第54-56页 |
·多相滤波器的硬件设计及仿真 | 第56-57页 |
·IDFT 模块的硬件设计及仿真 | 第57-60页 |
·参数编码器的硬件设计及仿真 | 第60-68页 |
·Cordic 算法的基本原理及硬件实现 | 第60-64页 |
·相位解卷叠和相位差分的硬件实现 | 第64-65页 |
·脉冲描述字(PDW)模块的硬件实现 | 第65-68页 |
·参数编码器的硬件实现 | 第68页 |
·数字信道化告警接收机后接参数编码器的FPGA 硬件实现 | 第68-73页 |
·本章小结 | 第73-74页 |
第五章 总结与展望 | 第74-76页 |
参考文献 | 第76-79页 |
致谢 | 第79-80页 |
在学期间的研究成果及发表的学术论文 | 第80页 |