基于MIPS的智能卡接口电路设计
| 第一章 引言 | 第1-14页 |
| ·智能卡应用现状 | 第10-12页 |
| ·课题的实用意义 | 第12-13页 |
| ·论文的研究内容和结构 | 第13-14页 |
| 第二章 MIPS 处理器介绍 | 第14-27页 |
| ·MIPS 指令系统 | 第14-16页 |
| ·MIPS 的流水线结构 | 第16-17页 |
| ·通用寄存器 | 第17-19页 |
| ·存储器与寄存器的数据类型 | 第19-20页 |
| ·寻址方式 | 第20-21页 |
| ·虚拟地址空间 | 第21-22页 |
| ·协控制处理器 | 第22-23页 |
| ·MIPS 的异常和中断处理 | 第23-27页 |
| ·MIPS 处理异常的过程 | 第23-25页 |
| ·中断 | 第25-27页 |
| 第三章 智能卡标准1507816 | 第27-40页 |
| ·智能卡的复位过程 | 第27-28页 |
| ·数据传输方式 | 第28-29页 |
| ·ATR 数据 | 第29-33页 |
| ·智能卡文件系统 | 第33-36页 |
| ·文件组织形式 | 第33-35页 |
| ·文件访问方式 | 第35-36页 |
| ·应用协议数据单元 | 第36-40页 |
| ·信息结构 | 第36-38页 |
| ·命令类型 | 第38-40页 |
| 第四章 智能卡接口硬件模块设计 | 第40-55页 |
| ·智能卡插入检测及复位过程 | 第41-42页 |
| ·智能卡与主控制器之间的数据通信 | 第42-43页 |
| ·接收智能卡数据 | 第42-43页 |
| ·向智能卡发送数据 | 第43页 |
| ·使智能卡无效并移除过程 | 第43-44页 |
| ·主要寄存器的定义及描述 | 第44-49页 |
| ·SCI 硬件模块结构 | 第49-55页 |
| 第五章 系统软件设计 | 第55-65页 |
| ·Bootloader 简介 | 第55-56页 |
| ·设置中断入口地址 | 第56-57页 |
| ·智能卡接口软件设计 | 第57-65页 |
| ·初始化配置SCI 寄存器 | 第57页 |
| ·中断管理设置 | 第57-59页 |
| ·激活智能卡 | 第59页 |
| ·接收ATR 数据包 | 第59-61页 |
| ·与智能卡交换信息 | 第61-63页 |
| ·结束通信 | 第63页 |
| ·注意事项 | 第63-65页 |
| 第六章 设计验证 | 第65-76页 |
| ·虚拟仿真平台验证 | 第65-71页 |
| ·虚拟仿真平台使用方法 | 第66-67页 |
| ·设计验证 | 第67-71页 |
| ·使用虚拟仿真平台注意的问题 | 第71页 |
| ·目标板验证 | 第71-76页 |
| ·目标板系统简介 | 第71-72页 |
| ·FPGA 开发板上验证 | 第72页 |
| ·实验结果及分析 | 第72-76页 |
| 第七章 结束语 | 第76-77页 |
| 致谢 | 第77-78页 |
| 参考文献 | 第78-80页 |
| 个人简介 | 第80页 |
| 攻读硕士学位期间的研究成果 | 第80页 |