基于FPGA携带式心电异常预警系统的设计与实现
中文摘要 | 第1-4页 |
Abstract | 第4-9页 |
第一章 绪论 | 第9-12页 |
·选题的背景及意义 | 第9-10页 |
·国内外研究现状 | 第10页 |
·本文工作及结构安排 | 第10-12页 |
第二章 心电信号及其特点 | 第12-15页 |
·心电信号 | 第12-13页 |
·心电信号的特点 | 第13页 |
·心电信号的干扰噪声来源分析 | 第13-15页 |
第三章 系统的总体设计及软硬件平台 | 第15-20页 |
·系统的总体设计 | 第15-17页 |
·硬件系统的设计 | 第16页 |
·软件系统的设计 | 第16-17页 |
·FPGA及开发环境 | 第17-20页 |
·FPGA开发板 | 第17-18页 |
·FPGA软件开发环境 | 第18页 |
·系统软件仿真平台 | 第18-19页 |
·建模仿真验证平台 | 第19-20页 |
第四章 心电信号采集系统的设计 | 第20-28页 |
·心电信号预处理模块设计 | 第20页 |
·前级放大电路 | 第20-23页 |
·右腿驱动电路 | 第21-22页 |
·前级放大仿真测试 | 第22-23页 |
·二级放大电路 | 第23-24页 |
·二级放大电路仿真测试 | 第23-24页 |
·光电隔离电路 | 第24-25页 |
·A/D转换 | 第25-28页 |
第五章 心电信号数字滤波器的设计与实现 | 第28-37页 |
·FIR低通滤波器 | 第28-32页 |
·FIR滤波器的特点 | 第28-29页 |
·FIR滤波器的设计 | 第29-31页 |
·FIR滤波器的仿真 | 第31-32页 |
·高通滤波器 | 第32-34页 |
·ⅡR滤波器 | 第32-33页 |
·高通滤波器的设计 | 第33页 |
·ⅡR高通滤波器的仿真 | 第33-34页 |
·50Hz带阻滤波器 | 第34-36页 |
·带阻滤波器的设计 | 第34-35页 |
·带阻滤波器的仿真 | 第35-36页 |
·滤波器的实现 | 第36-37页 |
第六章 基于FPGA心电异常预警系统的硬件设计 | 第37-47页 |
·心电信号显示模块的设计 | 第37-46页 |
·心电信号缓存RAM模块 | 第38页 |
·心电信号五点采样中值计算模块 | 第38-39页 |
·LCD前置FIFO模块 | 第39-41页 |
·LCD坐标计算模块 | 第41-43页 |
·LCD驱动控制模块 | 第43-45页 |
·调度控制器模块 | 第45-46页 |
·液晶显示模块综合仿真 | 第46-47页 |
第七章 心率计算及预警系统的设计 | 第47-53页 |
·心率和预警模块的设计 | 第47页 |
·心率计算模块 | 第47-50页 |
·心率计算的阈值算法 | 第48-49页 |
·心率计算的R波检测 | 第49-50页 |
·心率检测 | 第50页 |
·预警系统模块 | 第50-52页 |
·异常预警心电数据的存储 | 第51-52页 |
·心率显示模块综合仿真 | 第52-53页 |
第八章 心电异常预警系统的实现及综合仿真验证 | 第53-57页 |
·系统在FPGA上的实现 | 第53页 |
·MIT-BIH心电数据库 | 第53-55页 |
·LabVIEW软件建模验证 | 第55-57页 |
第九章 总结和展望 | 第57-59页 |
·论文工作总结 | 第57页 |
·展望 | 第57-59页 |
参考文献 | 第59-62页 |
致谢 | 第62-63页 |
附图 | 第63-64页 |