容栅细分电路及位移测量系统的研究
摘要 | 第1-6页 |
Abstract | 第6-11页 |
第一章 绪论 | 第11-17页 |
·容栅传感器的历史与发展现状 | 第11-13页 |
·课题的研究目的和意义 | 第13-15页 |
·课题的主要研究内容 | 第15页 |
·论文的章节安排 | 第15-17页 |
第二章 容栅测量系统的工作原理 | 第17-32页 |
·容栅位移测量系统相关定义 | 第17页 |
·容栅传感器结构与分类 | 第17-20页 |
·容栅测量系统工作原理 | 第20-31页 |
·鉴相式容栅位移测量系统 | 第21-24页 |
·逐次逼近式容栅位移测量系统 | 第24-26页 |
·电荷平衡式容栅位移测量系统 | 第26-27页 |
·鉴幅式容栅位移测量系统 | 第27-31页 |
·本章小结 | 第31-32页 |
第三章 容栅传感器性能分析 | 第32-40页 |
·容栅传感器等效电路分析 | 第32-34页 |
·容栅传感器激励信号分析 | 第34-36页 |
·容栅传感器工作电容 | 第36-38页 |
·容栅传感器输出电压 | 第38-39页 |
·本章小节 | 第39-40页 |
第四章 容栅位移测量系统硬件设计实现 | 第40-58页 |
·容栅系统总体硬件电路设计 | 第40-41页 |
·测量系统元器件的选择 | 第41-50页 |
·控制器的选择 | 第41-42页 |
·可编程逻辑器件CPLD 的选择 | 第42-44页 |
·模数转换器的选择 | 第44-46页 |
·模拟电子开关的选择 | 第46页 |
·放大器的选择 | 第46-47页 |
·显示模块的选择 | 第47-48页 |
·基准电压源的选择 | 第48-49页 |
·串口接口芯片的选择 | 第49-50页 |
·测量系统单元电路设计 | 第50-57页 |
·可编程逻辑器件CPLD 下载电路 | 第50-51页 |
·CPLD 与电子开关连接电路 | 第51页 |
·可编程逻辑器件CPLD 时钟电路 | 第51-52页 |
·电荷放大电路 | 第52-53页 |
·电压放大电路 | 第53-54页 |
·模数转换器与单片机连接电路 | 第54-55页 |
·单片机与液晶显示器连接电路 | 第55-56页 |
·单片机与MAX485 连接电路 | 第56页 |
·容栅传感器的设计 | 第56-57页 |
·本章小节 | 第57-58页 |
第五章 容栅位移测量系统软件设计 | 第58-64页 |
·软件介绍 | 第58-61页 |
·VHDL 硬件描述语言 | 第58-59页 |
·QuartusⅡ软件 | 第59-60页 |
·Keil uVision3 编译器 | 第60-61页 |
·程序设计 | 第61-63页 |
·主程序设计 | 第61页 |
·CPLD 分频程序设计 | 第61-62页 |
·CPLD 激励信号程序设计 | 第62-63页 |
·本章小结 | 第63-64页 |
第六章 系统调试实验与误差理论分析 | 第64-70页 |
·数字部分调试 | 第64-65页 |
·模拟部分调试 | 第65-67页 |
·误差理论分析 | 第67-69页 |
·系统实物图 | 第69页 |
·本章小节 | 第69-70页 |
第七章 结论 | 第70-72页 |
参考文献 | 第72-74页 |
在学研究成果 | 第74-75页 |
致谢 | 第75页 |