跳频电台调制解调技术的研究与实现
摘要 | 第3-4页 |
Abstract | 第4页 |
英文缩写一览表 | 第8-9页 |
1 绪论 | 第9-13页 |
1.1 研究的背景及意义 | 第9页 |
1.2 跳频通信的现状与发展方向 | 第9-11页 |
1.2.1 跳频通信的现状 | 第9-10页 |
1.2.2 跳频通信的发展方向 | 第10-11页 |
1.3 本文主要研究工作 | 第11-13页 |
2 跳频同步设计 | 第13-26页 |
2.1 跳频通信概述 | 第13-17页 |
2.1.1 跳频通信的基本原理 | 第13-14页 |
2.1.2 跳频通信系统的技术参数与特点 | 第14-15页 |
2.1.3 跳频同步技术 | 第15-16页 |
2.1.4 跳频系统对同步的要求 | 第16-17页 |
2.2 基于TOD的同步字头法 | 第17-21页 |
2.2.1 TOD同步法原理 | 第17页 |
2.2.2 同步头帧结构设计 | 第17-19页 |
2.2.3 TOD同步步骤 | 第19-21页 |
2.2.4 迟入网同步 | 第21页 |
2.3 同步性能分析 | 第21-24页 |
2.3.1 初始同步时间 | 第21-22页 |
2.3.2 相关码检测概率 | 第22页 |
2.3.3 抗干扰性能分析 | 第22-24页 |
2.4 本章小结 | 第24-26页 |
3 同步头的调制与解调——MSK | 第26-36页 |
3.1 MSK概述及调制方法 | 第26-30页 |
3.1.1 MSK基本原理 | 第26-27页 |
3.1.2 MSK波形相位路径网络图 | 第27-29页 |
3.1.3 MSK调制特点 | 第29页 |
3.1.4 MSK调制 | 第29-30页 |
3.2 MSK解调设计与后续处理 | 第30-35页 |
3.2.1 MSK解调设计 | 第30-33页 |
3.2.2 MSK解调后续处理 | 第33-35页 |
3.3 本章小结 | 第35-36页 |
4 跳频数据的调制与解调—QPSK | 第36-54页 |
4.1 QPSK调制器设计 | 第36-40页 |
4.1.1 QPSK调制技术原理 | 第36页 |
4.1.2 信道编码 | 第36-38页 |
4.1.3 映射内插 | 第38页 |
4.1.4 成形滤波器 | 第38-40页 |
4.2 QPSK解调过程 | 第40-53页 |
4.2.1 匹配滤波 | 第41页 |
4.2.2 符号同步 | 第41-51页 |
4.2.2.1 Gardner同步定时环路 | 第42-48页 |
4.2.2.2 平方DFT定时法 | 第48-51页 |
4.2.3 载波同步 | 第51-53页 |
4.3 本章小结 | 第53-54页 |
5 跳频系统的实现 | 第54-63页 |
5.1 数字信号处理器 | 第54-55页 |
5.1.1 数字信号处理器介绍 | 第54-55页 |
5.1.2 DSP/BIOS应用 | 第55页 |
5.2 跳频通信系统主流程 | 第55-56页 |
5.3 跳频通信发送模块 | 第56-58页 |
5.4 跳频通信接收模块 | 第58-61页 |
5.5 空闲等待模块 | 第61-62页 |
5.6 本章小结 | 第62-63页 |
6 接口通信与系统测试 | 第63-73页 |
6.1 DSP与MCU的通信 | 第63-67页 |
6.1.1 硬件接口设计 | 第63-65页 |
6.1.2 软件接口设计 | 第65-66页 |
6.1.3 数据交换类型定义 | 第66-67页 |
6.2 DSP与FPGA的通信 | 第67-68页 |
6.3 DSP与其他外围设备的通信 | 第68-69页 |
6.4 系统测试 | 第69-71页 |
6.4.1 测试平台的搭建 | 第69-70页 |
6.4.2 灵敏度测试 | 第70-71页 |
6.4.3 抗噪性能测试 | 第71页 |
6.4.4 抗干扰同步性能 | 第71页 |
6.5 本章小结 | 第71-73页 |
7 总结与展望 | 第73-74页 |
致谢 | 第74-75页 |
参考文献 | 第75-79页 |
附录 | 第79页 |