中文摘要 | 第3-4页 |
英文摘要 | 第4-5页 |
1 绪论 | 第9-13页 |
1.1 项目的背景及意义 | 第9-10页 |
1.2 国内外发展现状 | 第10-11页 |
1.3 本文的研究内容与结构 | 第11-13页 |
2 Link16 数据链 | 第13-21页 |
2.1 Link16 数据链的技术特点 | 第13-14页 |
2.2 TDMA接入方式 | 第14页 |
2.3 消息结构 | 第14-19页 |
2.3.1 脉冲字符格式 | 第14-15页 |
2.3.2 基本的传输结构 | 第15-16页 |
2.3.3 数据的封装结构 | 第16-18页 |
2.3.4 时隙类型 | 第18-19页 |
2.4 传输波形 | 第19-20页 |
2.5 本章小结 | 第20-21页 |
3 Link16 关键技术研究及系统建模 | 第21-37页 |
3.1 CRC检错码 | 第21-22页 |
3.2 RS纠错码 | 第22-23页 |
3.3 交织技术 | 第23-25页 |
3.4 扩频技术 | 第25-29页 |
3.4.1 扩频技术基础 | 第25-26页 |
3.4.2 软扩频CCSK | 第26-29页 |
3.5 MSK调制 | 第29-30页 |
3.6 跳频 | 第30-35页 |
3.6.1 跳频序列 | 第32页 |
3.6.2 基于m序列的跳频序列 | 第32-33页 |
3.6.3 基于素数的跳频序列 | 第33-35页 |
3.7 Link16 系统建模与仿真 | 第35-36页 |
3.8 本章小结 | 第36-37页 |
4 Link16 抗干扰性能的仿真与分析 | 第37-51页 |
4.1 通信干扰的基本理论 | 第37-39页 |
4.1.1 常规最佳通信干扰理论 | 第37-38页 |
4.1.2 通信干扰的分类 | 第38-39页 |
4.2 Link16 的干扰方式 | 第39-41页 |
4.2.1 宽带/部分频带阻塞干扰 | 第39-40页 |
4.2.2 梳状阻塞干扰 | 第40页 |
4.2.3 跳变碰撞阻塞干扰 | 第40-41页 |
4.3 Link16 抗干扰性能的仿真 | 第41-46页 |
4.3.1 宽带/部分频带阻塞干扰的仿真 | 第41-43页 |
4.3.2 梳状阻塞干扰的仿真 | 第43-44页 |
4.3.3 跳变碰撞阻塞干扰的仿真 | 第44-45页 |
4.3.4 三种干扰方式的性能比较 | 第45-46页 |
4.4 Link16 抗干扰能力的分析和总结 | 第46-49页 |
4.4.1 抗多径干扰 | 第46页 |
4.4.2 抗远近效应 | 第46页 |
4.4.3 抗宽带阻塞干扰 | 第46-47页 |
4.4.4 抗单频干扰与窄带干扰 | 第47页 |
4.4.5 抗跟踪式干扰和转发式干扰 | 第47-48页 |
4.4.6 抗大功率压制性干扰 | 第48页 |
4.4.7 Link16 抗干扰能力总结 | 第48-49页 |
4.5 本章小结 | 第49-51页 |
5 Link16 数据链信号源的FPGA实现与测试 | 第51-73页 |
5.1 项目的总体指标 | 第51-52页 |
5.2 Link16 信号源子模块的设计与实现 | 第52-63页 |
5.2.1 CRC检错编码模块 | 第52-53页 |
5.2.2 RS纠错编码模块 | 第53-56页 |
5.2.3 随机交织模块 | 第56-57页 |
5.2.4 CCSK编码及加密模块 | 第57-59页 |
5.2.5 传输符号生成模块 | 第59-60页 |
5.2.6 MSK调制模块 | 第60-62页 |
5.2.7 跳频控制字产生模块 | 第62页 |
5.2.8 控制模块 | 第62-63页 |
5.3 信号源的系统仿真 | 第63-64页 |
5.4 项目指标测试 | 第64-72页 |
5.4.1 工作方式的测试 | 第65-67页 |
5.4.2 封装格式的测试 | 第67-68页 |
5.4.3 MSK调制的测试 | 第68-69页 |
5.4.4 跳速及跳频控制字的测试 | 第69-70页 |
5.4.5 数据速率的测试 | 第70-72页 |
5.5 本章小结 | 第72-73页 |
6 总结与展望 | 第73-75页 |
6.1 总结 | 第73-74页 |
6.2 展望 | 第74-75页 |
致谢 | 第75-77页 |
参考文献 | 第77-81页 |
附录 | 第81页 |
A. 作者在攻读学位期间发表的论文目录 | 第81页 |
B. 作者在攻读学位期间参加的科研项目目录 | 第81页 |