摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-12页 |
1.1 课题的研究背景和意义 | 第8-9页 |
1.2 以太网物理层芯片接收系统结构 | 第9-10页 |
1.3 本文所做的工作 | 第10-12页 |
第二章 时钟恢复电路概述 | 第12-25页 |
2.1 时钟恢复电路简介 | 第12-14页 |
2.1.1 时钟恢复电路典型结构概述 | 第13-14页 |
2.1.2 高效、高速串口时钟恢复电路 | 第14页 |
2.2 时钟恢复电路结构 | 第14-24页 |
2.2.1 基于PLL 的时钟恢复电路结构 | 第15-17页 |
2.2.2 基于DLL 的时钟恢复电路结构 | 第17-18页 |
2.2.3 基于PLL/DLL 组合的时钟恢复电路结构 | 第18-19页 |
2.2.4 基于PI 的时钟恢复电路结构 | 第19-20页 |
2.2.5 基于注入锁定的时钟恢复电路结构 | 第20-21页 |
2.2.6 基于过采样的时钟恢复电路结构 | 第21-22页 |
2.2.7 基于门振荡器的时钟恢复电路结构 | 第22页 |
2.2.8 基于高Q 滤波器的时钟恢复电路结构 | 第22-23页 |
2.2.9 性能比较与权衡 | 第23-24页 |
2.3 本章小结 | 第24-25页 |
第三章 锁相环系统理论分析 | 第25-31页 |
3.1 锁相环基本结构 | 第25-26页 |
3.1.1 鉴频鉴相器模型 | 第25-26页 |
3.1.2 压控振荡器模型 | 第26页 |
3.2 锁相环线性相位模型 | 第26-27页 |
3.3 二阶锁相环系统的理论分析 | 第27-29页 |
3.4 三阶锁相环系统的理论分析 | 第29-30页 |
3.5 本章小结 | 第30-31页 |
第四章 锁相环电路设计与仿真 | 第31-51页 |
4.1 PFD 电路设计与仿真 | 第31-35页 |
4.1.1 动态D 触发器式PFD | 第31-32页 |
4.1.2 预充电式PFD | 第32-33页 |
4.1.3 普通边沿PFD | 第33页 |
4.1.4 PFD 实际电路 | 第33-34页 |
4.1.5 PFD 电路仿真 | 第34-35页 |
4.2 电荷泵设计 | 第35-38页 |
4.2.1 电荷泵基本原理 | 第35-36页 |
4.2.2 电荷泵基本电路 | 第36-37页 |
4.2.3 电荷泵实际电路 | 第37-38页 |
4.3 环路滤波器设计 | 第38-42页 |
4.3.1 环路滤波器的基本结构 | 第39页 |
4.3.2 环路滤波器实际电路 | 第39-41页 |
4.3.3 环路滤波器参数计算 | 第41-42页 |
4.4 压控振荡器设计与仿真 | 第42-48页 |
4.4.1 环形振荡器基本电路 | 第42-45页 |
4.4.2 VCO 电路设计 | 第45-46页 |
4.4.3 控制电压变换电路 | 第46-47页 |
4.4.4 环形振荡器仿真 | 第47-48页 |
4.5 分频器设计与仿真 | 第48-50页 |
4.5.1 分频器电路设计 | 第48-49页 |
4.5.2 分频器电路仿真 | 第49-50页 |
4.6 锁相环系统仿真 | 第50-51页 |
第五章 总结和展望 | 第51-52页 |
参考文献 | 第52-55页 |
致谢 | 第55-56页 |
详细摘要 | 第56-59页 |