摘要 | 第4-6页 |
Abstract | 第6-8页 |
第1章 绪论 | 第12-18页 |
1.1 课题研究意义 | 第12-13页 |
1.2 国内外研究现状 | 第13-15页 |
1.3 文章主要内容及结构 | 第15-18页 |
第2章 全数字锁相环的结构及工作原理 | 第18-40页 |
2.1 锁相环的构成及工作原理 | 第18-23页 |
2.1.1 锁相环的基本结构 | 第19-20页 |
2.1.2 锁相环的工作状态及性能指标 | 第20-23页 |
2.2 数字锁相环的结构与分类 | 第23-27页 |
2.2.1 数字锁相环的结构及工作原理 | 第23-24页 |
2.2.2 数字锁相环的分类 | 第24-27页 |
2.3 数字锁相环各部件的电路结构与分析 | 第27-39页 |
2.3.1 数字鉴相器 | 第27-32页 |
2.3.2 数字滤波器 | 第32-36页 |
2.3.3 数控振荡器 | 第36-39页 |
2.4 本章小结 | 第39-40页 |
第3章 宽频域自动变模控制的全数字锁相环的研究与设计 | 第40-61页 |
3.1 现有全数字锁相环的系统结构与性能分析 | 第40-46页 |
3.1.1 系统结构与设计 | 第40-41页 |
3.1.2 数字滤波器参数M对系统性能的影响 | 第41-44页 |
3.1.3 数控振荡器参数N对系统性能的影响 | 第44-46页 |
3.2 宽频域自动变模全数字锁相环的设计方案 | 第46-48页 |
3.3 各模块的设计与仿真 | 第48-58页 |
3.3.1 双D触发器型数字鉴相器 | 第48-50页 |
3.3.2 可变模数字滤波器 | 第50-53页 |
3.3.3 增减脉冲控制电路 | 第53-55页 |
3.3.4 可控分频器 | 第55-56页 |
3.3.5 相位自动测控模块 | 第56-57页 |
3.3.6 频率自动测控模块 | 第57-58页 |
3.4 本章小结 | 第58-61页 |
第4章 宽频域自动变模控制的全数字锁相环的系统仿真及测试 | 第61-68页 |
4.1 系统设计及仿真、测试 | 第61-66页 |
4.1.1 系统仿真结果 | 第63-65页 |
4.1.2 硬件测试结果 | 第65-66页 |
4.2 本章小结 | 第66-68页 |
第5章 总结与展望 | 第68-70页 |
5.1 研究工作总结 | 第68-69页 |
5.2 前景展望 | 第69-70页 |
参考文献 | 第70-76页 |
发表论文及科研情况说明 | 第76-78页 |
致谢 | 第78页 |