摘要 | 第4-5页 |
Abstract | 第5-6页 |
第一章 绪论 | 第13-19页 |
1.1 研究背景及意义 | 第13-14页 |
1.2 研究现状 | 第14-16页 |
1.2.1 流体系结构研究现状 | 第14-15页 |
1.2.2 可重构密码处理器研究现状 | 第15-16页 |
1.3 研究内容及创新点 | 第16-17页 |
1.3.1 研究内容 | 第16-17页 |
1.3.2 主要创新点 | 第17页 |
1.4 论文结构安排 | 第17-19页 |
第二章 分组密码流处理特征分析与并行性研究 | 第19-33页 |
2.1 分组密码概述 | 第19-20页 |
2.2 分组密码流处理特征分析 | 第20-23页 |
2.2.1 流处理思想 | 第20-21页 |
2.2.2 分组密码的流处理过程 | 第21-22页 |
2.2.3 分组密码的流处理特征 | 第22-23页 |
2.3 分组密码算法并行性分析 | 第23-30页 |
2.3.1 分组间并行性分析 | 第23-27页 |
2.3.2 分组内并行性分析 | 第27-30页 |
2.4 分组密码的并行性划分 | 第30-32页 |
2.4.1 并行性开发途径 | 第30-31页 |
2.4.2 分组密码的四维度并行性 | 第31-32页 |
2.5 本章小结 | 第32-33页 |
第三章 基于Amdahl定律的四维度并行处理模型研究 | 第33-45页 |
3.1 面向分组密码的四维度并行处理模型 | 第33-37页 |
3.1.1 Amdahl定律研究 | 第33页 |
3.1.2 开发PIB时的加速比推导 | 第33-35页 |
3.1.3 开发PAB时的加速比推导 | 第35-36页 |
3.1.4 开发FDP时的加速比推导 | 第36-37页 |
3.2 四维度并行处理模型参数分析 | 第37-39页 |
3.2.1 算法参数f和w分析 | 第37-38页 |
3.2.2 PIB参数α和β分析 | 第38页 |
3.2.3 PAB参数μ和δ分析 | 第38-39页 |
3.3 四维度并行性开发优先顺序 | 第39-42页 |
3.4 并行架构设计和算法并行实现原则 | 第42-44页 |
3.4.1 并行架构设计原则 | 第42-43页 |
3.4.2 算法并行实现原则 | 第43-44页 |
3.5 本章小结 | 第44-45页 |
第四章 面向分组密码的可重构并行处理架构设计 | 第45-61页 |
4.1 设计思路 | 第45-46页 |
4.2 基于流体系结构的并行处理架构 | 第46-51页 |
4.2.1 SRBPA整体结构 | 第46-49页 |
4.2.2 SRBPA工作流程 | 第49-51页 |
4.3 可重构并行处理簇设计 | 第51-57页 |
4.3.1 可重构并行处理单元RPU | 第51-53页 |
4.3.2 DCR和RDN设计 | 第53-54页 |
4.3.3 互连总线和RBN设计 | 第54-56页 |
4.3.4 密钥便签存储器设计 | 第56-57页 |
4.3.5 IO单元设计 | 第57页 |
4.4 多维可扩展性研究 | 第57-60页 |
4.4.1 簇内扩展 | 第57-58页 |
4.4.2 簇间扩展 | 第58-59页 |
4.4.3 多核扩展 | 第59-60页 |
4.5 本章小结 | 第60-61页 |
第五章 基于VLIW可重构的指令集及软件流水并行实现研究 | 第61-79页 |
5.1 核心级指令集设计 | 第61-64页 |
5.1.1 运算类指令 | 第61-63页 |
5.1.2 配置类指令 | 第63-64页 |
5.2 VLIW可重构技术 | 第64-68页 |
5.2.1 VLIW可重构思想 | 第64-65页 |
5.2.2 VLIW可重构生成算法 | 第65-67页 |
5.2.3 VLIW可重构分派网络 | 第67-68页 |
5.3 硬件流水线设计 | 第68-72页 |
5.3.1 流水栈划分 | 第69-70页 |
5.3.2 冲突及其解决策略 | 第70-72页 |
5.4 软件流水并行实现研究 | 第72-78页 |
5.4.1 软件流水技术 | 第72-74页 |
5.4.2 AES-128的软件流水并行实现 | 第74-77页 |
5.4.3 软硬件流水协同执行 | 第77-78页 |
5.5 本章小结 | 第78-79页 |
第六章 算法映射、验证及性能评估 | 第79-91页 |
6.1 典型分组密码算法映射 | 第79-82页 |
6.1.1 Feistel结构算法映射 | 第79-80页 |
6.1.2 SP结构算法映射 | 第80-81页 |
6.1.3 LM结构算法映射 | 第81-82页 |
6.2 原型系统验证 | 第82-86页 |
6.2.1 仿真验证平台 | 第82-83页 |
6.2.2 仿真验证结果 | 第83-86页 |
6.3 性能评估与分析 | 第86-90页 |
6.3.1 处理架构性能评估 | 第86-89页 |
6.3.2 RPU利用率分析 | 第89-90页 |
6.4 本章小结 | 第90-91页 |
第七章 总结与展望 | 第91-93页 |
7.1 总结 | 第91-92页 |
7.2 展望 | 第92-93页 |
致谢 | 第93-95页 |
附录:分组密码算法中的基本操作 | 第95-97页 |
参考文献 | 第97-103页 |
作者简历 | 第103页 |