基于FPGA的GPS基带处理器的研究与设计
摘要 | 第1-6页 |
ABSTRACT | 第6-7页 |
目录 | 第7-11页 |
第一章 绪论 | 第11-14页 |
·背景与意义 | 第11页 |
·国内外研究现状 | 第11-12页 |
·论文研究主要内容以及安排 | 第12-14页 |
第二章 GPS 卫星信号接收机概述 | 第14-20页 |
·GPS 系统概述 | 第14-15页 |
·GPS 系统组成 | 第14页 |
·GPS 定位原理 | 第14-15页 |
·GPS 信号的基本结构 | 第15-18页 |
·GPS 信号中的载波 | 第16页 |
·GPS 信号中的伪随机码 | 第16-18页 |
·GPS 信号中的导航电文 | 第18页 |
·GPS 接收机的架构 | 第18-19页 |
·本章小结 | 第19-20页 |
第三章 GPS 基带信号处理算法以及方案设计 | 第20-37页 |
·GPS 接收机基带处理概述 | 第20页 |
·GPS 信号的捕获 | 第20-23页 |
·时域串行搜索捕获算法 | 第20-21页 |
·频域频率空间并行搜索捕获算法 | 第21-22页 |
·频域伪码相位并行搜索捕获算法 | 第22-23页 |
·GPS 信号的跟踪 | 第23-30页 |
·锁相环的基本原理 | 第23-25页 |
·载波跟踪环 | 第25-28页 |
·伪码跟踪环 | 第28-30页 |
·GPS 基带信号处理方案设计 | 第30-36页 |
·捕获方案设计 | 第30-31页 |
·跟踪环路方案设计 | 第31-36页 |
·本章小结 | 第36-37页 |
第四章 GPS 基带处理器的 FPGA 实现 | 第37-58页 |
·GPS 基带处理器的整体规划设计 | 第37-39页 |
·基带处理器参数 | 第37页 |
·基带处理器系统时钟 | 第37-38页 |
·基带处理器系统架构 | 第38-39页 |
·基带相关器设计 | 第39-45页 |
·载波数控振荡器 | 第39-41页 |
·伪码数控振荡器 | 第41页 |
·伪码发生器 | 第41-43页 |
·混频器 | 第43-44页 |
·积分清零器 | 第44-45页 |
·跟踪环路以及功率检测模块设计 | 第45-53页 |
·CORDIC 算法概述 | 第45-48页 |
·PLL 鉴相器以及功率检测模块设计 | 第48-50页 |
·FLL 鉴频器设计 | 第50页 |
·DLL 鉴相器设计 | 第50-51页 |
·环路滤波器设计 | 第51-53页 |
·功率判决电路 | 第53页 |
·位同步滤波电路设计 | 第53-54页 |
·通道状态控制电路设计 | 第54-55页 |
·卫星号分配电路设计 | 第55-56页 |
·相关信息输出 | 第56页 |
·本章小结 | 第56-58页 |
第五章 GPS 基带处理器的仿真验证 | 第58-61页 |
·基带处理器的功能仿真 | 第58-59页 |
·基带处理器板级调试验证 | 第59-60页 |
·验证平台介绍 | 第59页 |
·基带功能在线验证 | 第59-60页 |
·本章小结 | 第60-61页 |
第六章 总结与展望 | 第61-62页 |
参考文献 | 第62-64页 |
致谢 | 第64-65页 |
附件 | 第65页 |