基于FPGA的多用户扩频码捕获研究及硬件仿真
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第1章 绪论 | 第9-15页 |
·课题来源 | 第9页 |
·课题研究的背景 | 第9-10页 |
·课题研究的目的和意义 | 第10-12页 |
·国内外在该方向的研究现状及分析 | 第12-14页 |
·课题研究的主要内容 | 第14-15页 |
第2章 扩频码捕获理论基础 | 第15-27页 |
·扩频技术的理论基础 | 第15-18页 |
·香农公式 | 第15-16页 |
·扩频通信系统的数学模型 | 第16-17页 |
·直接序列扩频系统 | 第17-18页 |
·伪随机序列 | 第18-23页 |
·m 序列 | 第19-20页 |
·M 序列 | 第20-21页 |
·Gold 序列 | 第21-23页 |
·码分多址系统 | 第23-26页 |
·CDMA 的产生与发展 | 第24-25页 |
·CDMA 技术的特点 | 第25页 |
·DS-CDMA 系统 | 第25-26页 |
·本章小结 | 第26-27页 |
第3章 常用捕获方法研究及方案的选择 | 第27-43页 |
·扩频码捕获的基本原理 | 第27-29页 |
·扩频码捕获的研究内容 | 第29页 |
·滑动相关捕获法 | 第29-33页 |
·滑动相关捕获法原理 | 第30页 |
·滑动相关捕获法性能分析 | 第30-33页 |
·匹配滤波器捕获法 | 第33-36页 |
·匹配滤波器捕获法原理 | 第33-35页 |
·匹配滤波器捕获法性能分析 | 第35-36页 |
·序列相位搜索捕获法 | 第36-39页 |
·序列相位搜索捕获法原理 | 第37页 |
·序列相位搜索捕获法性能分析 | 第37-39页 |
·多路延时相关捕获法 | 第39-42页 |
·多路延时相关捕获法原理 | 第39-41页 |
·多路延时相关捕获法性能分析 | 第41-42页 |
·本章小结 | 第42-43页 |
第4章 系统设计及软硬件仿真 | 第43-62页 |
·系统参数与工作环境 | 第45页 |
·系统设计及软件仿真 | 第45-52页 |
·扩频码的选择与构造 | 第45-50页 |
·扩频信号的产生 | 第50-52页 |
·相关运算的仿真验证 | 第52页 |
·系统方案的VHDL 描述及硬件仿真 | 第52-59页 |
·系统硬件功能框图 | 第52-53页 |
·前端处理 | 第53-54页 |
·载波相位偏移的解决与ROM 模块设计及仿真 | 第54-55页 |
·扩频码产生模块的设计及仿真 | 第55-56页 |
·累加模块的实现与仿真 | 第56页 |
·系统实现与仿真 | 第56-59页 |
·结果分析 | 第59-61页 |
·FPGA 芯片选择 | 第59-60页 |
·芯片占用资源情况 | 第60-61页 |
·捕获时间分析 | 第61页 |
·以最大相关值为判决方式 | 第61页 |
·本章小结 | 第61-62页 |
结论 | 第62-63页 |
参考文献 | 第63-68页 |
致谢 | 第68页 |