具有报警延时保护功能的实时时钟芯片的设计
摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
1 绪论 | 第8-10页 |
·课题背景 | 第8页 |
·完成的主要工作 | 第8-9页 |
·本文的结构 | 第9-10页 |
2 芯片的总体介绍 | 第10-13页 |
·芯片的特性 | 第10页 |
·芯片的框图及基本工作原理 | 第10-11页 |
·芯片的典型应用 | 第11-13页 |
3 晶振分频模块和方波输出模块 | 第13-16页 |
·晶振分频模块 | 第13-15页 |
·方波输出模块 | 第15-16页 |
4 I~2C 串行总线接口模块 | 第16-29页 |
·I~2C 协议简介 | 第16-18页 |
·串行总线接口模块简介 | 第18-20页 |
·子电路的电路图和工作原理 | 第20-29页 |
5 控制逻辑地址寄存器模块 | 第29-38页 |
·控制逻辑和地址寄存器模块简介 | 第29-31页 |
·地址寄存器模块的子电路 | 第31-35页 |
·控制逻辑模块的子电路 | 第35-38页 |
6 实时时钟模块 | 第38-42页 |
·实时时钟模块简介 | 第38-39页 |
·周寄存器的电路和工作原理 | 第39-42页 |
7 报警寄存器和报警信号产生模块 | 第42-51页 |
·报警寄存器模块 | 第42-44页 |
·报警信号产生模块 | 第44-51页 |
8 芯片的系统仿真 | 第51-54页 |
9 总结 | 第54-55页 |
致谢 | 第55-56页 |
参考文献 | 第56-59页 |
附录:攻读硕士学位期间发表的论文目录 | 第59页 |