摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 绪论 | 第9-13页 |
·论文研究背景 | 第9页 |
·可重构测试系统概述 | 第9-10页 |
·国内外发展现状 | 第10-11页 |
·论文的主要工作 | 第11-13页 |
第二章 系统方案设计 | 第13-21页 |
·系统的设计依据 | 第13-14页 |
·类似测试平台的分析 | 第14-17页 |
·数据采集与重放系统的总体方案 | 第17-19页 |
·系统的载板方案 | 第18-19页 |
·功能子板方案 | 第19页 |
·本章小结 | 第19-21页 |
第三章 系统载板的设计 | 第21-46页 |
·载板的硬件设计 | 第21-24页 |
·关键元器件选型 | 第21-23页 |
·载板电路原理设计 | 第23-24页 |
·系统的命令链路设计 | 第24-37页 |
·PC 端软件的命令机制 | 第24-28页 |
·PC 与主FPGA 间的命令链路 | 第28-30页 |
·主FPGA 与DSP 间的命令链路 | 第30-31页 |
·两片FPGA 间的命令链路 | 第31-34页 |
·载板与信号重放FMC 子板间的命令链路设计 | 第34-37页 |
·在系统FPGA 逻辑重配置功能实现 | 第37-45页 |
·在系统FPGA 逻辑重配置方法及配置文件传输方法 | 第37-39页 |
·逻辑重配置链路PC 端软件设计 | 第39-42页 |
·重配置链路的逻辑与DSP 程序设计 | 第42-45页 |
·本章小结 | 第45-46页 |
第四章 数据采集与重放功能的实现 | 第46-62页 |
·数据采集功能的实现 | 第46-51页 |
·数据采集子板的器件选择 | 第46-47页 |
·数据采集子板的命令链路设计 | 第47-49页 |
·数据采集子板的数据链路设计 | 第49-51页 |
·信号频率测量功能的实现 | 第51-55页 |
·信号频率计算方法分析 | 第52-55页 |
·利用FPGA 重配置实现信号频率测量 | 第55页 |
·信号重放功能的实现 | 第55-61页 |
·信号重放子板的器件选择 | 第55-56页 |
·信号重放子板的命令链路设计 | 第56-58页 |
·信号重放子板的数据链路设计 | 第58-61页 |
·本章小结 | 第61-62页 |
第五章 系统调试与验证 | 第62-70页 |
·系统硬件电路的调试 | 第62-63页 |
·采样功能的调试与验证 | 第63-65页 |
·重放功能的调试与验证 | 第65-67页 |
·重构与信号频率测量功能调试与验证 | 第67-69页 |
·本章小结 | 第69-70页 |
第六章 结束语 | 第70-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-74页 |
攻硕士期间取得的研究成果 | 第74-75页 |