高速锁相环集成电路芯片的设计
第一章 绪言 | 第1-13页 |
§1.1 锁相技术的发展 | 第6-7页 |
§1.2 国内外发展现况 | 第7-11页 |
§1.3 课题的意义和目的 | 第11-13页 |
第二章 锁相环系统原理概述 | 第13-29页 |
§2.1 PLL系统的基本结构和原理 | 第13-15页 |
§2.2 PLL系统中的重要概念和主要参数 | 第15-18页 |
§2.2.1 PLL的工作状态 | 第15-16页 |
§2.2.2 PLL的主要参数 | 第16-18页 |
§2.3 PLL系统的数学模型 | 第18-26页 |
§2.3.1 数模混合PLL的电路结构 | 第18页 |
§2.3.2 鉴相器PD | 第18页 |
§2.3.3 环路滤波器LF | 第18-20页 |
§2.3.4 压控振荡器VCO | 第20页 |
§2.3.5 N分频器 | 第20-21页 |
§2.3.6 环路基本函数 | 第21-22页 |
§2.3.7 电荷泵PLL的数学模型 | 第22-26页 |
§2.4 环路性能分析和设计要点 | 第26-29页 |
§2.4.1 锁相环路的噪声特性 | 第26页 |
§2.4.2 Ⅰ型锁相环 | 第26-28页 |
§2.4.3 Ⅱ型锁相环 | 第28-29页 |
第三章 锁相环系统的电路设计 | 第29-63页 |
§3.1 压控振荡器的设计 | 第29-40页 |
§3.1.1 各种振荡器的比较 | 第29-30页 |
§3.1.2 VCO的重要参数 | 第30-31页 |
§3.1.3 本课题VCO的设计 | 第31-40页 |
§3.2 鉴相器的设计 | 第40-49页 |
§3.2.1 PD的种类 | 第40-42页 |
§3.2.2 PFD的特性分析 | 第42-45页 |
§3.2.3 本课题PFD的设计 | 第45-49页 |
§3.3 电荷泵的设计 | 第49-54页 |
§3.3.1 电荷泵电路分析 | 第49-50页 |
§3.3.2 本课题CP的设计 | 第50-54页 |
§3.4 分频器的设计 | 第54-57页 |
§3.4.1 分频器的设计 | 第54-55页 |
§3.4.2 本课题分频器的实现 | 第55-57页 |
§3.5 环路滤波器的设计 | 第57-58页 |
§3.6 测试设计辅助电路 | 第58-59页 |
§3.7 整体电路的仿真结果 | 第59-63页 |
第四章 锁相环系统的版图设计 | 第63-77页 |
§4.1 流片工艺简介 | 第63-66页 |
§4.2 版图设计的一些考虑因素 | 第66-69页 |
§4.3 PLL系统版图的实现 | 第69-74页 |
§4.3.1 VCO版图 | 第69-70页 |
§4.3.2 PFD版图 | 第70-71页 |
§4.3.3 CP版图 | 第71-72页 |
§4.3.4 分频器版图 | 第72-73页 |
§4.3.5 滤波器版图 | 第73页 |
§4.3.6 辅助电路版图 | 第73-74页 |
§4.4 完整的版图、验证及后仿真 | 第74-77页 |
第五章 锁相环芯片的测试结果和分析 | 第77-84页 |
§5.1 测试方法 | 第79-80页 |
§5.2 测试电路 | 第80页 |
§5.3 测试结果和分析 | 第80-84页 |
回顾与展望 | 第84-85页 |
参考文献 | 第85-88页 |
致谢 | 第88页 |