摘要 | 第8-9页 |
ABSTRACT | 第9页 |
第一章 绪论 | 第10-15页 |
1.1 研究背景及意义 | 第10-11页 |
1.2 国内外研究现状 | 第11-13页 |
1.2.1 雷达信号模拟器的研究现状 | 第11-12页 |
1.2.2 数字射频存储器的研究现状 | 第12-13页 |
1.3 本文主要工作及内容安排 | 第13-15页 |
第二章 雷达中频回波模拟器数字子系统设计 | 第15-26页 |
2.1 数字射频存储器理论基础 | 第15-16页 |
2.1.1 数字射频存储器结构及工作原理 | 第15页 |
2.1.2 数字射频存储器主要性能 | 第15-16页 |
2.2 数字化接收技术理论基础 | 第16-20页 |
2.2.1 中频信号采样理论 | 第16-18页 |
2.2.2 整数倍抽取和内插 | 第18-20页 |
2.3 回波模拟器中频数字处理部分硬件设计 | 第20-24页 |
2.3.1 回波模拟器结构框图 | 第20页 |
2.3.2 回波模拟器中频数字子系统设计 | 第20-22页 |
2.3.3 数字子系统FMC载板的FPGA程序结构图 | 第22-24页 |
2.4 FPGA实现数字射频存储器的功能框图 | 第24-25页 |
2.5 本章小结 | 第25-26页 |
第三章 雷达模拟器宽带中频信号处理算法研究 | 第26-45页 |
3.1 引言 | 第26页 |
3.2 LFM雷达信号及脉冲压缩 | 第26-30页 |
3.2.1 线性调频信号 | 第26-28页 |
3.2.2 线性调频信号匹配滤波器响应 | 第28-30页 |
3.3 全数字正交解调 | 第30-39页 |
3.3.1 全数字正交解调模型描述 | 第30-31页 |
3.3.2 基于多相滤波的下变频算法 | 第31-32页 |
3.3.3 四倍并行FIR滤波器实现 | 第32-35页 |
3.3.4 DDC低通滤波器系数 | 第35页 |
3.3.5 Matlab信号仿真结果 | 第35-39页 |
3.4 全数字正交调制发射上变频算法 | 第39-44页 |
3.4.1 模型描述 | 第39-40页 |
3.4.2 基于多相滤波的上变频算法 | 第40-41页 |
3.4.3 并行FIR滤波器实现 | 第41页 |
3.4.4 DUC低通滤波器系数 | 第41页 |
3.4.5 Matlab信号仿真结果 | 第41-44页 |
3.5 本章小结 | 第44-45页 |
第四章 基于FPGA的中频信号处理设计与实现 | 第45-54页 |
4.1 FPGA及编程语言 | 第45-46页 |
4.1.1 FPGA工作原理 | 第45页 |
4.1.2 FPGA编程语言 | 第45-46页 |
4.2 中频信号数字处理部分设计 | 第46-49页 |
4.2.1 总模块设计功能框图 | 第46-48页 |
4.2.2 模块调用关系树 | 第48-49页 |
4.3 中频信号数字处理算法功能仿真结果 | 第49-53页 |
4.3.1 FIR滤波器功能仿真图 | 第49-50页 |
4.3.2 全数字正交解调、调制、复系数仿真 | 第50-53页 |
4.4 本章小结 | 第53-54页 |
第五章 总结与展望 | 第54-55页 |
5.1 本文工作总结 | 第54页 |
5.2 下一步工作展望 | 第54-55页 |
致谢 | 第55-56页 |
参考文献 | 第56-59页 |
作者在学期间取得的学术成果 | 第59页 |