高速飞行器数字发射及编解码FPGA实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-10页 |
| 第一章 绪论 | 第10-14页 |
| ·研究背景及意义 | 第10-11页 |
| ·国内外发展状况 | 第11-12页 |
| ·研究内容及章节安排 | 第12-14页 |
| 第二章 数字发射和编解码原理及系统架构 | 第14-23页 |
| ·数字发射分系统架构 | 第14-17页 |
| ·扩频通信 | 第15-16页 |
| ·数字载波调制 | 第16-17页 |
| ·多路同步 | 第17页 |
| ·编解码总体方案架构 | 第17-21页 |
| ·编解码数据传输理论 | 第18-19页 |
| ·信道编解码结构选取 | 第19-20页 |
| ·设计思路 | 第20-21页 |
| ·数字处理单元规划 | 第21-22页 |
| ·本章小结 | 第22-23页 |
| 第三章 数字发射和编解码FPGA实现 | 第23-45页 |
| ·发射部分设计 | 第23-34页 |
| ·扩频调制设计 | 第23-25页 |
| ·脉冲成型设计 | 第25-27页 |
| ·发射同步技术 | 第27-28页 |
| ·发射波束合成设计 | 第28-31页 |
| ·上变频调制设计 | 第31-34页 |
| ·编码部分设计 | 第34-39页 |
| ·RS编码 | 第34-35页 |
| ·加扰 | 第35-37页 |
| ·加帧同步字 | 第37页 |
| ·卷积编码 | 第37-38页 |
| ·差分编码 | 第38-39页 |
| ·解码部分设计 | 第39-44页 |
| ·差分解码 | 第40页 |
| ·Viterbi译码 | 第40-42页 |
| ·解帧 | 第42-43页 |
| ·去扰 | 第43页 |
| ·RS解码 | 第43-44页 |
| ·本章小结 | 第44-45页 |
| 第四章 系统联试 | 第45-65页 |
| ·系统调试平台 | 第45-46页 |
| ·数字发射系统测试 | 第46-53页 |
| ·DS-SS发射信号生成 | 第46-50页 |
| ·DS-SS发射信号分析 | 第50-53页 |
| ·编解码性能测试 | 第53-63页 |
| ·短帧数据传输测试 | 第54-59页 |
| ·实施方案 | 第54-55页 |
| ·测试环境 | 第55页 |
| ·测试结果 | 第55-59页 |
| ·性能分析 | 第59页 |
| ·图片空间传输测试 | 第59-63页 |
| ·实施方案 | 第59-60页 |
| ·测试环境 | 第60页 |
| ·试验结果 | 第60-62页 |
| ·性能分析 | 第62-63页 |
| ·界面显示 | 第63-64页 |
| ·本章小结 | 第64-65页 |
| 第五章 总结与展望 | 第65-67页 |
| ·工作总结 | 第65页 |
| ·未来展望 | 第65-67页 |
| 致谢 | 第67-68页 |
| 参考文献 | 第68-70页 |
| 攻硕期间取得成果 | 第70页 |