通用高性能微处理器的低功耗片上存储系统研究
摘要 | 第1-6页 |
Abstract | 第6-7页 |
目录 | 第7-10页 |
插图索引 | 第10-12页 |
附表索引 | 第12-13页 |
第1章 绪论 | 第13-23页 |
·研究的背景和目的 | 第13页 |
·低功耗研究的意义 | 第13-15页 |
·低功耗微处理器 | 第13-14页 |
·低功耗存储系统 | 第14页 |
·CMOS 功耗模型 | 第14-15页 |
·低功耗 CACHE 研究现状 | 第15-20页 |
·基于重构 Cache 的低功耗设计技术 | 第15-17页 |
·基于预测的低功耗设计技术 | 第17页 |
·基于对标识符比较进行改进的低功耗设计技术 | 第17-18页 |
·基于添加辅助 Cache 的低功耗设计技术 | 第18-20页 |
·论文的主要工作 | 第20-21页 |
·论文的结构 | 第21-23页 |
第2章 研究方法与原理 | 第23-44页 |
·CACHE 概述 | 第23-26页 |
·Cache 模块组成 | 第23页 |
·虚拟 Cache 与物理 Cache | 第23-25页 |
·Cache 性能指标 | 第25-26页 |
·CACHE 基本原理 | 第26-29页 |
·Cache 放置策略 | 第26-27页 |
·Cache 替换算法 | 第27-29页 |
·地址映射与变换 | 第29-37页 |
·页式管理方法 | 第30-32页 |
·段式管理方法 | 第32-33页 |
·段页式管理 | 第33-37页 |
·二级页表 | 第37-38页 |
·TLB 与 CAM | 第38-41页 |
·低功耗研究方法 | 第41-42页 |
·本章小结 | 第42-44页 |
第3章 存储单元设计验证 | 第44-63页 |
·SRAM 设计指标 | 第44-49页 |
·宽长比选取 | 第44-47页 |
·稳定性分析 | 第47-49页 |
·7管 SRAM 基本单元电路设计 | 第49-50页 |
·读写操作 | 第49-50页 |
·电流补偿 | 第50页 |
·7管SRAM 基本单元电路仿真和验证 | 第50-57页 |
·仿真软件 | 第50-51页 |
·噪声容限仿真分析 | 第51-53页 |
·时序仿真分析 | 第53-54页 |
·电路版图设计 | 第54-57页 |
·CAM 单元设计 | 第57-60页 |
·单元电路设计 | 第57页 |
·二级 CAM 设计及功耗分析 | 第57-59页 |
·两级 CAM 结构参数选择 | 第59-60页 |
·本章小结 | 第60-63页 |
第4章 CACHE 优化方案 | 第63-87页 |
·CACHE 参数确定 | 第63-64页 |
·构建一位标识符的低功耗 CACHE | 第64-73页 |
·I-Cache 状态设计与功耗分析 | 第64-67页 |
·一位标识符 I-Cache 的提出 | 第67-68页 |
·一位标识符 Cache 操作控制机制 | 第68-73页 |
·功耗与命中率验证 | 第73-81页 |
·实验环境设置 | 第73-75页 |
·实验措施 | 第75-81页 |
·实验结果 | 第81-84页 |
·Cache 总体比较 | 第81页 |
·Cache 命中率比较 | 第81-82页 |
·全标识与一位标识 Cache 功耗比较 | 第82-83页 |
·采用不同工艺的功耗比较 | 第83-84页 |
·本章小结 | 第84-87页 |
第5章 论文总结与展望 | 第87-90页 |
·本文工作总结 | 第87-88页 |
·后续工作展望 | 第88-90页 |
参考文献 | 第90-95页 |
致谢 | 第95-96页 |
附录 A Cache 实验 VHDL 代码 | 第96-103页 |