首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

通用高性能微处理器的低功耗片上存储系统研究

摘要第1-6页
Abstract第6-7页
目录第7-10页
插图索引第10-12页
附表索引第12-13页
第1章 绪论第13-23页
   ·研究的背景和目的第13页
   ·低功耗研究的意义第13-15页
     ·低功耗微处理器第13-14页
     ·低功耗存储系统第14页
     ·CMOS 功耗模型第14-15页
   ·低功耗 CACHE 研究现状第15-20页
     ·基于重构 Cache 的低功耗设计技术第15-17页
     ·基于预测的低功耗设计技术第17页
     ·基于对标识符比较进行改进的低功耗设计技术第17-18页
     ·基于添加辅助 Cache 的低功耗设计技术第18-20页
   ·论文的主要工作第20-21页
   ·论文的结构第21-23页
第2章 研究方法与原理第23-44页
   ·CACHE 概述第23-26页
     ·Cache 模块组成第23页
     ·虚拟 Cache 与物理 Cache第23-25页
     ·Cache 性能指标第25-26页
   ·CACHE 基本原理第26-29页
     ·Cache 放置策略第26-27页
     ·Cache 替换算法第27-29页
   ·地址映射与变换第29-37页
     ·页式管理方法第30-32页
     ·段式管理方法第32-33页
     ·段页式管理第33-37页
   ·二级页表第37-38页
   ·TLB 与 CAM第38-41页
   ·低功耗研究方法第41-42页
   ·本章小结第42-44页
第3章 存储单元设计验证第44-63页
   ·SRAM 设计指标第44-49页
     ·宽长比选取第44-47页
     ·稳定性分析第47-49页
   ·7管 SRAM 基本单元电路设计第49-50页
     ·读写操作第49-50页
     ·电流补偿第50页
   ·7管SRAM 基本单元电路仿真和验证第50-57页
     ·仿真软件第50-51页
     ·噪声容限仿真分析第51-53页
     ·时序仿真分析第53-54页
     ·电路版图设计第54-57页
   ·CAM 单元设计第57-60页
     ·单元电路设计第57页
     ·二级 CAM 设计及功耗分析第57-59页
     ·两级 CAM 结构参数选择第59-60页
   ·本章小结第60-63页
第4章 CACHE 优化方案第63-87页
   ·CACHE 参数确定第63-64页
   ·构建一位标识符的低功耗 CACHE第64-73页
     ·I-Cache 状态设计与功耗分析第64-67页
     ·一位标识符 I-Cache 的提出第67-68页
     ·一位标识符 Cache 操作控制机制第68-73页
   ·功耗与命中率验证第73-81页
     ·实验环境设置第73-75页
     ·实验措施第75-81页
   ·实验结果第81-84页
     ·Cache 总体比较第81页
     ·Cache 命中率比较第81-82页
     ·全标识与一位标识 Cache 功耗比较第82-83页
     ·采用不同工艺的功耗比较第83-84页
   ·本章小结第84-87页
第5章 论文总结与展望第87-90页
   ·本文工作总结第87-88页
   ·后续工作展望第88-90页
参考文献第90-95页
致谢第95-96页
附录 A Cache 实验 VHDL 代码第96-103页

论文共103页,点击 下载论文
上一篇:40 nm可制造标准单元库的设计与实现
下一篇:基于特征空间矢量的模拟系统智能故障诊断