X型DSP指令部件的设计与实现
摘要 | 第1-12页 |
ABSTRACT | 第12-13页 |
第一章 绪论 | 第13-19页 |
§1.1 课题研究背景 | 第13页 |
§1.2 相关研究 | 第13-17页 |
·DSP的发展历程 | 第14-15页 |
·DSP芯片的主要特点 | 第15-16页 |
·DSP的技术展望 | 第16-17页 |
§1.3 本文的主要工作 | 第17页 |
§1.4 本文的结构 | 第17-19页 |
第二章 X型DSP体系结构概述 | 第19-27页 |
§2.1 X型DSP的指令集结构 | 第19-21页 |
·指令格式 | 第19页 |
·数据寻址方式 | 第19-20页 |
·指令系统的分类 | 第20-21页 |
§2.2 X型DSP流水线的结构和功能 | 第21-23页 |
·X型DSP的流水线结构介绍 | 第22页 |
·X型DSP流水线操作 | 第22-23页 |
§2.3 功能部件组成 | 第23-27页 |
·CPU内核 | 第23-24页 |
·总线控制器 | 第24-25页 |
·片内存储器 | 第25-26页 |
·片内外设 | 第26-27页 |
第三章 X型DSP指令部件的设计与实现 | 第27-49页 |
§3.1 指令部件的基本原理和总体结构 | 第27-28页 |
·指令部件的基本原理 | 第27-28页 |
·X型DSP指控部件总体结构的设计 | 第28页 |
·中断与指令控制 | 第28页 |
§3.2 取指部件(IF)的设计与实现 | 第28-32页 |
·取指部件(IF)的功能概述 | 第29页 |
·取指部件各子模块的设计 | 第29-32页 |
·程序地址生成(PG)模块的设计 | 第29-31页 |
·程序地址发送(PS)模块的设计 | 第31-32页 |
·程序读取(PR)模块的设计 | 第32页 |
§3.3 指令译码和控制(CC)部件的设计与实现 | 第32-37页 |
·指令译码和控制(CC)部件的功能概述 | 第32-33页 |
·指令译码和控制(CC)部件各子模块的设计 | 第33-37页 |
·指令分离(IS)模块的设计 | 第33页 |
·操作符控制(OC)模块的设计 | 第33-34页 |
·操作数处理(OD)模块的设计 | 第34-37页 |
§3.4 快速响应中断系统的设计与实现 | 第37-49页 |
·X型DSP中断系统的工作原理和总体设计 | 第37-39页 |
·中断系统各子电路的设计和优化 | 第39-48页 |
·置/清标志位电路的设计 | 第39-41页 |
·排队判优电路的设计 | 第41-45页 |
·向量地址编码电路的设计 | 第45-48页 |
·中断和流水线 | 第48-49页 |
第四章 指令译码矩阵PLA的设计与实现 | 第49-59页 |
§4.1 可编程逻辑阵列(PLA)的基本原理 | 第49-50页 |
§4.2 指令译码矩阵PLA的总体结构设计 | 第50-51页 |
§4.3 各模块的设计与实现 | 第51-59页 |
·存储体单元的设计 | 第51-52页 |
·全局时序控制单元的设计 | 第52-53页 |
·自定时技术的实现 | 第53-56页 |
·与阵列字线译码单元的设计 | 第56页 |
·与阵列位线预充电和或阵列字线控制单元的设计 | 第56-57页 |
·或阵列位线预充电和数据读出单元的设计 | 第57-59页 |
第五章 指令部件的设计验证 | 第59-70页 |
§5.1 指令部件功能验证 | 第59-65页 |
·PG模块的功能验证 | 第60-61页 |
·PS模块的功能验证 | 第61页 |
·PR模块的功能验证 | 第61-62页 |
·IS模块的功能验证 | 第62-63页 |
·OC模块的功能验证 | 第63-64页 |
·OD模块的功能验证 | 第64-65页 |
§5.2 中断系统的验证 | 第65-70页 |
·硬件中断的验证 | 第65-66页 |
·软件中断的验证 | 第66页 |
·多中断的验证 | 第66-67页 |
·中断延迟的验证 | 第67-70页 |
·单重复指令与中断延迟的验证 | 第67-68页 |
·保持模式与中断延迟的验证 | 第68页 |
·RSBX和SSBX指令与中断延迟的验证 | 第68-70页 |
第六章 结束语 | 第70-72页 |
§6.1 课题工作总结 | 第70页 |
§6.2 未来工作展望 | 第70-72页 |
致谢 | 第72-73页 |
参考文献 | 第73-75页 |
攻读硕士期间发表的论文 | 第75页 |