低功耗DSP专用乘加部件的全定制设计与实现
摘要 | 第1-12页 |
ABSTRACT | 第12-13页 |
第一章 绪论 | 第13-20页 |
·课题研究背景 | 第13-14页 |
·DSP处理器中乘法器的发展 | 第14页 |
·国内外相关研究 | 第14-17页 |
·乘法器/乘加部件研究的最新进展 | 第14-16页 |
·低功耗技术在DSP处理器上的最新进展 | 第16-17页 |
·全定制的流程 | 第17-18页 |
·课题主要工作 | 第18-19页 |
·论文的组织 | 第19-20页 |
第二章 乘加部件的总体结构设计 | 第20-29页 |
·乘加部件的整体结构 | 第20-21页 |
·X-DSP中数据的表示方法 | 第21-23页 |
·X-DSP中乘法运算的算法 | 第23-26页 |
·X-DSP中小数乘法运算的算法 | 第23-24页 |
·X-DSP中浮点乘法运算的算法 | 第24-25页 |
·饱和情况处理 | 第25-26页 |
·乘加部件支持的具体指令 | 第26-27页 |
·总体结构层次上的低功耗考虑 | 第27-28页 |
·本章小结 | 第28-29页 |
第三章 乘加部件的逻辑与电路设计 | 第29-58页 |
·Booth-2编码器的设计 | 第29-32页 |
·Booth编码的基本原理 | 第29-31页 |
·Booth-2编码器的具体逻辑实现 | 第31-32页 |
·符号扩展的设计 | 第32-37页 |
·无符号数乘法的符号扩展 | 第32-34页 |
·圆点阵列化简 | 第34页 |
·有符号数乘法 | 第34-36页 |
·本文乘加部件的具体符号扩展 | 第36-37页 |
·部分积压缩的设计 | 第37-40页 |
·华莱士树的具体设计 | 第38页 |
·CSA模块的电路设计 | 第38-40页 |
·超前进位链的设计 | 第40-46页 |
·指数编码器的设计 | 第46-49页 |
·饱和情况的处理 | 第49-51页 |
·逻辑和电路层次低功耗的考虑 | 第51-57页 |
·低功耗数据输入寄存器的优化设计 | 第51-53页 |
·低功耗时钟控制开关的优化设计 | 第53-56页 |
·待机模式下的低功耗优化 | 第56-57页 |
·本章小结 | 第57-58页 |
第四章 乘加部件的逻辑功能验证 | 第58-65页 |
·逻辑功能验证概述 | 第58页 |
·测试平台的搭建 | 第58-60页 |
·乘加部件逻辑功能的具体验证 | 第60-64页 |
·本章小结 | 第64-65页 |
第五章 乘加部件的全定制版图设计 | 第65-80页 |
·乘加部件版图设计流程 | 第65页 |
·版图布局规划与布线 | 第65-67页 |
·基本单元版图的设计 | 第67-77页 |
·版图层次低功耗的考虑 | 第77-79页 |
·本章小结 | 第79-80页 |
第六章 乘加部件的版图检查与验证 | 第80-85页 |
·版图的检查 | 第80-82页 |
·版图的验证 | 第82-84页 |
·本章小结 | 第84-85页 |
第七章 结束语 | 第85-87页 |
·全文工作总结 | 第85页 |
·未来工作展望 | 第85-87页 |
致谢 | 第87-88页 |
参考文献 | 第88-90页 |
作者在学期间取得的学术成果 | 第90-91页 |
作者在学期间参与的科研项目 | 第91页 |